ZHCSSP0 February 2024 TPS54KC23
PRODUCTION DATA
該器件具有電源正常(PG 或 PGOOD)輸出,該輸出會變為高電平來指示轉換器輸出何時處于穩壓狀態。電源正常信號輸出是一個開漏輸出,必須通過上拉電阻上拉至 VCC 引腳或外部電壓源 (< 5.5V) 來變為高電平。建議的電源正常信號上拉電阻值為 1kΩ 至 100kΩ。
在軟啟動斜坡完成后,電源正常信號便會在 1.3ms 的內部延遲后變為高電平。當 SS 引腳電壓達到 VSS(DONE) 時,內部軟啟動完成信號會變為高電平,以指示軟啟動斜坡已完成。如果 FB 電壓降至 VREF 電壓的 79% 或超過 VREF 電壓的 116%,則電源正常信號會在 4μs 的內部延遲后鎖存低電平。僅當重新切換 EN 或 VIN 復位后,電源正常信號才會再次拉至高電平。
如果 OV 事件導致 FB 電壓在軟啟動期間超過 OV 閾值,但 FB 電壓在軟啟動完成之前降至 OV 閾值以下,則電源正常信號不會鎖存低電平。如果 FB 再次超過 OV 閾值或降至 UV 閾值以下,則電源正常信號會拉至低電平,但在軟啟動斜坡完成后才會鎖存低電平。但是,如果 FB 在軟啟動期間超出 OV 閾值,則會觸發 OV 故障響應,而器件對 OV 的響應通常會將輸出電壓拉至 UV 閾值以下。節 6.3.12中介紹了 OV 故障響應。
如果輸入電源無法為器件上電(例如 VIN 和 VCC 都保持為零伏),并且該引腳通過外部電阻器上拉,則電源正常引腳會將自身鉗位在低電平,達到電氣特性 中“電源正常”部分中指定的低電平。