ZHCSP98B February 2022 – March 2023 TAS2780
PRODUCTION DATA
TAS2780 會監測音頻流的絕對值。
當輸入最初超過由 LVS_FTH[4:0] 寄存器位設置的編程固定閾值時,D 類音頻放大器由 PVDD 電源軌供電。如果信號電平降至低于該閾值的時間超過由 LVS_HYS[3:0] 位定義的遲滯時間,則 D 類電源將切換到 VBAT1S(請參閱圖 8-4)。
LVS_HYS[3:0] 位設置的所有值將確保在 BYP_EN 引腳有效(高電平)前輸出剩余的樣本。當多個器件的 BYP_EN 引腳連接在一起時,任何需要電源電壓高于閾值的器件都會將開漏輸出拉至低電平。
當信號電平超過由 LVS_FTH[4:0] 位設置的上述編程固定閾值時,D 類電源將切換至 PVDD。
通過 LVS_DLY[1:0] 寄存器位對延遲進行編程之后,系統會使開漏 BYP_EN 引腳無效(主動將輸出拉至低電平)。通過 CDS_DLY[1:0] 寄存器位對延遲進行編程之后,Y 橋將從 VBAT1S 電源切換至 PVDD 電源。
固定的 LVS 閾值是根據輸出信號電平進行設置的,以 dBFS 為單位進行測量。
默認情況下,LVS 閾值配置為相對于 VBAT1S 電壓的值。LVS_TMODE 位設置為高電平,LVS_RTH[3:0] 寄存器位設置為 3'b010(來自 VBAT1S 的 0.7V)。
圖 8-4 低壓信號傳輸當 CDS_MODE[1:0]=11(PWR_MODE2 來自節 11.1)時,可以使用寄存器位 LVS_FTH_LOW[1:0] 來設置 LVS 固定閾值。當 CDS_MODE[1:0]=00(PWR_MODE1 來自節 11.1)時,應使用寄存器位 LVS_FTH[4:0] 來設置固定閾值。
計算 LVS 閾值時不應該考慮 BOP、限制器、熱折返和熱梯度增益衰減。