ZHCSP98B February 2022 – March 2023 TAS2780
PRODUCTION DATA
當使用 Y 橋(例如 PWR_MODE1)時,PVDD UVLO 閾值需要設置為比 VBAT1S 電平高 2.5V。
| 位 | 字段 | 類型 | 復位 | 說明 |
|---|---|---|---|---|
| 7-6 | 保留 | RW | 0h | 保留 |
| 5-0 | PVDD_UVLO_TH[5:0] | RW | 02h | PVDD UVLO 閾值 00h = 1.753V 01h = 2.09V 02h = 2.428V ........... 3Fh = 23V |