ZHCSKN1B November 2019 – May 2021 DRV8899-Q1
PRODUCTION DATA
在此模式下,在OTSD 事件發(fā)生后,將會禁用所有輸出,且 nFAULT 引腳被驅(qū)動為低電平。FAULT、TF 和 OTS 位在 SPI 寄存器中被鎖存為高電平。器件會在發(fā)送 CLR_FLT 命令、nSLEEP 復(fù)位脈沖或下電上電后恢復(fù)正常運(yùn)行。這是發(fā)生 OTSD 事件時器件采用的默認(rèn)模式。