ZHCSYV0 August 2025 DRV8844A
PRODUCTION DATA
每個 FET 上的模擬電流限制電路都將通過移除柵極驅動來限制流經 FET 的電流。如果此模擬電流限制的持續時間超過 OCP 抗尖峰脈沖時間,則會禁用遭遇過流的通道并將 nFAULT 引腳驅動為低電平。在復位生效或 VM 電源循環之前,驅動器保持關閉狀態。
在高側和低側器件上的過流狀況;例如,接地短路、電源短路或跨電機繞組短路都會導致過流關斷。