ZHCSOJ8C November 2022 – May 2024 DRV8410
PRODUCTION DATA
請(qǐng)參考 PDF 數(shù)據(jù)表獲取器件具體的封裝圖。
| 引腳 | 類型(1) | 說(shuō)明 | ||
|---|---|---|---|---|
| 名稱 | RTE | PWP、DYZ | ||
| AIN1 | 14 | 16 | I | 全橋 A(AOUT1、AOUT2)的 H 橋控制輸入。請(qǐng)參閱節(jié) 8.4.1內(nèi)部下拉電阻。 |
| AIN2 | 13 | 15 | I | 全橋 A(AOUT1、AOUT2)的 H 橋控制輸入。請(qǐng)參閱節(jié) 8.4.1內(nèi)部下拉電阻。 |
| AISEN | 1 | 3 | O | 全橋 A(AOUT1、AOUT2)檢測(cè)。將此引腳連接到全橋 A 的電流檢測(cè)電阻。如果不需要電流調(diào)節(jié),則將此引腳連接到 GND 引腳。請(qǐng)參閱節(jié) 8.4.2。 |
| AOUT1 | 16 | 2 | O | 橋 A 輸出 1 |
| AOUT2 | 2 | 4 | O | 橋 A 輸出 2 |
| BIN1 | 7 | 9 | I | 全橋 B(BOUT1、BOUT2)的 H 橋控制輸入。請(qǐng)參閱節(jié) 8.4.1內(nèi)部下拉電阻。 |
| BIN2 | 8 | 10 | I | 全橋 B(BOUT1、BOUT2)的 H 橋控制輸入。請(qǐng)參閱節(jié) 8.4.1內(nèi)部下拉電阻。 |
| BISEN | 4 | 6 | O | 全橋 B(BOUT1、BOUT2)檢測(cè)。將此引腳連接到全橋 A 的電流檢測(cè)電阻。如果不需要電流調(diào)節(jié),則將此引腳連接到 GND 引腳。請(qǐng)參閱節(jié) 8.4.2。 |
| BOUT1 | 5 | 7 | O | 橋 B 輸出 1 |
| BOUT2 | 3 | 5 | O | 橋 B 輸出 2 |
| GND | 11 | 13 | PWR | 器件接地。連接到系統(tǒng)地。 |
| NC | 9,12 | 11,14 | — | 未連接 |
| nFAULT | 6 | 8 | OD | 故障指示燈輸出。在故障狀況期間下拉為低電平。連接一個(gè)外部上拉電阻器以執(zhí)行開(kāi)漏操作。請(qǐng)參閱節(jié) 8.4.3。 |
| nSLEEP | 15 | 1 | I | 睡眠模式輸入。邏輯高電平用于啟用器件。邏輯低電平用于進(jìn)入低功耗睡眠模式。請(qǐng)參閱節(jié) 8.5.2內(nèi)部下拉電阻。 |
| PAD | — | — | — | 散熱焊盤。連接到系統(tǒng)接地端。 |
| VM | 10 | 12 | PWR | 1.65V 至 11V 電源輸入。將一個(gè) 0.1μF 旁路電容器接地,并連接一個(gè)足夠大且額定電壓為 VM 的大容量電容。 |