ZHCSYP7 September 2025 AFE53004W
PRODUCTION DATA
| 最小值 | 標稱值 | 最大值 | 單位 | ||
|---|---|---|---|---|---|
| fSCLK | 串行時鐘頻率 | 50 | MHz | ||
| tSCLKHIGH | SCLK 高電平時間 | 9 | ns | ||
| tSCLLOW | SCLK 低電平時間 | 9 | ns | ||
| tSDIS | SDI 設置時間 | 8 | ns | ||
| tSDIH | SDI 保持時間 | 8 | ns | ||
| tCSS | CS 到 SCLK 下降沿建立時間 | 18 | ns | ||
| tCSH | SCLK 下降沿到 CS 上升沿 | 10 | ns | ||
| tCSHIGH | CS 高電平時間 | 50 | ns | ||
| tDACWAIT | 同一通道的順序 DAC 更新等待時間(后續 LDAC 下降沿之間的時間) | 2 | μs | ||
| tBCASTWAIT | 廣播 DAC 更新等待時間(后續 LDAC 下降沿之間的時間) | 2 | μs | ||