ZHCSPP4B June 2022 – February 2025 ADC12QJ1600-SP
PRODUCTION DATA
ADC 內核可能會在樣本中產生位誤差,通常稱為代碼誤差 (CER) 或稱為閃碼,這是由不理想的比較器限制引起的元穩定性導致的。該器件使用獨特的 ADC 架構,與傳統流水線型閃存或逐次逼近寄存器 (SAR) ADC 相比,該架構本身能顯著改善代碼誤差率。在等效采樣率下,該器件的代碼誤差率比其他架構可實現的誤差率高出多個數量級,從而顯著提高了信號可靠性。