ZHCSVG8A October 2024 – June 2025 TPSI31P1-Q1
PRODUCTION DATA
TPSI31P1-Q1 包含輸出驅動器上的禁止電路。禁止電路的目的是將柵極電壓鉗位在可接受的電平以下,以防止外部電源開關在次級電源軌未供電時導通。禁止電路可用于替代或大幅降低外部電源開關上外部釋放電阻器的要求。
圖 6-3 顯示了禁止電路的簡化原理圖。晶體管 MP1 和 MN1 構成了提供柵極電流來驅動外部電源開關 (M1) 的驅動器。當次級側未供電時,從 MN1 的漏極連接到柵極的 1MΩ 電阻器形成 NMOS 二極管配置。任何通過 M1 寄生柵漏和柵源電容耦合到 VDRV 信號的外部耦合都可能導致 VDRV 信號上升。MN1 的二極管配置會灌入該電流,以防止 VDRV 上升過高,從而將 VDRV 鉗位到 VACT_CLAMP。這足以使大多數電源開關保持關斷狀態。如果需要,還可以在 M1 的柵源之間放置一個額外的電阻(約為 250kΩ 或更高)。請注意,所施加的任何電阻在正常運行時都需要次級電源供電,總體功率預算中應考慮這一點。
除了 MN1 二極管鉗位之外,MP1 的體二極管還有助于吸收任何耦合到 VDRV 的電流。對于大多數應用,等效電容 Ceq(CDIV1 和 CDIV2 的串聯組合)通常約為數百納法拉。如果功率傳輸停止一段時間,該電容會完全放電至 VSSS,并通過連接至 VDDH 的 MP1 的體二極管將 VDRV 二極管鉗位至 VSSS 以上。通過 M1 寄生柵漏和柵源電容耦合到 VDRV 信號的任何外部耦合都被 Ceq 吸收,從而更大限度減少 VDRV 上的電壓上升。