ZHCSNL1A December 2024 – March 2025 TAS6754-Q1
PRODUCTION DATA
串行音頻接口端口是一個三線串行端口,包含信號 SCLK、FSYNC 和 SDIIN_1,在 I2S 模式下還可以選擇包含 SDIN_2。
SCLK 是串行音頻位時鐘,用于將 SDIN_x 上的串行數據在時鐘控制下傳輸到音頻接口的串行移位寄存器中。串行數據通過 SCLK 在時鐘控制下傳輸到 TAS6754-Q1 器件中。
當器件在 TDM 模式下運行時,FSYNC 引腳是串行音頻左/右字時鐘或幀同步。
SDIN_1 是 TDM 數據輸入。在 I2S 模式下,SDIN_1 是通道 1 和通道 2 的數據輸入,需要將 GPIO 引腳配置為 SDIN_2 以接收通道 3 和通道 4 的數據輸入。
| 格式 | 數據位 | 最大 FSYNC 頻率 (kHz) | SCLK 速率 (fs) |
|---|---|---|---|
| I2S/LJ | 32、24、20、16 | 44.1 至 192 | x64、x32 |
| TDM | 32、24、20、16 | 44.1/48 | x128、x256、x512 |
| 96 | x128、x256 | ||
| 192 | x128 |