ZHCSPL7A December 2023 – January 2025 TAC5212
PRODUCTION DATA
所有音頻數(shù)據(jù)轉換器都需要直流基準電壓。TAC5212 通過在內(nèi)部生成低噪聲基準電壓來實現(xiàn)低噪聲性能。該基準電壓由具有高 PSRR 性能的帶隙電路生成。此音頻轉換器基準電壓必須使用連接在 VREF 引腳與器件地 (VSS) 之間的最低 1μF 電容器從外部進行濾波。
該基準電壓值可以使用 VREF_FSCALE (P0_R77_D[1:0]) 寄存器位進行配置,并且必須根據(jù)器件所需的滿量程輸入和系統(tǒng)中可用的 AVDD 電源電壓,將其設置為適當?shù)闹怠DJ VREF 值設置為 2.75V,能使器件支持 2VRMS 差分滿量程輸入。該模式所需的最小 AVDD 電壓為 3V。TAC5212 還支持具有 4VRMS 差分擺幅的高擺幅模式,可通過將每個通道的 ADC_CHx_FULLSCALE_VAL(P0_R80_D[1] 和 P0_R85_D[1])獨立設置為 1'b1 來啟用該模式。表 7-15 列出了支持的各種 VREF 設置以及所需的 AVDD 范圍和該配置支持的滿量程輸入信號。
| P0_R77_D[1:0]:VREF_FSCALE[1:0] | VREF 輸出電壓 | 支持差分滿量程輸入 | 支持單端滿量程輸入 | AVDD 運行模式 |
|---|---|---|---|---|
| 00(默認值) | 2.75V | 2VRMS(高擺幅模式下支持 4VRMS) | 1VRMS(高擺幅模式下支持 2VRMS) | AVDD 3.3V 運行電壓 |
| 01 | 2.5V | 1.818VRMS | 0.909VRMS | AVDD 3.3V 運行電壓 |
| 10 | 1.375V | 1VRMS | 0.5VRMS | AVDD 1.8V 運行電壓 |
| 11 | 保留 | 保留 | 保留 | 保留 |
為了實現(xiàn)低功耗,該音頻基準模塊會在睡眠模式或軟件關斷模式時斷電,如節(jié) 7.4所述。退出睡眠模式時,應通過將 SLEEP_EXIT_VREF_EN (P0_R2_D[3]) 設置為 1'b1 來為音頻基準模塊上電。內(nèi)部快速充電方案有助于 VREF 引腳在穩(wěn)定時間后穩(wěn)定到其穩(wěn)態(tài)電壓(與 VREF 引腳上的去耦電容器有關)。使用 1μF 去耦電容器時,該時間大約等于 3.5ms。如果在 VREF 引腳上使用較高值的去耦電容器,則必須使用 VREF_QCHG (P0_R2_D[5:4]) 寄存器位重新配置快速充電設置,這些位支持 3.5ms(默認值)、10ms、50ms 或 100ms 的選項。