ZHCSY31B April 2025 – October 2025 LMK3H0102-Q1
PRODUCTION DATA
考慮一個典型的 PCIe 應(yīng)用。在這樣的系統(tǒng)中,時鐘預(yù)計可根據(jù)請求提供,而不需要任何額外的器件級編程。該應(yīng)用中的典型輸出時鐘要求是兩個 100MHz LP-HCSL 時鐘。添加了一個 25MHz 時鐘來展示如何配置 REF_CLK 輸出。下面一節(jié)介紹了使用 LMK3H0102-Q1 為上述 PCIe 場景生成所需輸出頻率的詳細設(shè)計過程。