ZHCSCX5B October 2014 – April 2024 DRV8848
PRODUCTION DATA
DRV8848 處于活動狀態(tài),除非 nSLEEP 引腳被置為邏輯低電平。在睡眠模式下,VINT 穩(wěn)壓器被禁用,而 H 橋 FET 被禁用并處于高阻態(tài)。請注意,在 nSLEEP 引腳出現(xiàn)下降沿之后,器件必須經(jīng)過 tSLEEP 才能進入睡眠模式。如果 nSLEEP 被置為邏輯高電平,DRV8848 會自動退出睡眠模式。請注意,喚醒后必須經(jīng)過 tWAKE,輸出狀態(tài)更改才會改變。
當 VVM 降至 VM UVLO 閾值 (VUVLO) 以下時,輸出驅動器、內(nèi)部邏輯和 VINT 穩(wěn)壓器將復位。
| 模式 | 條件 | H 橋 | VINT |
|---|---|---|---|
| 工作 | 4V < VVM < 18V nSLEEP 引腳 = 1 | 工作 | 工作 |
| 睡眠 | 4V < VVM < 18V nSLEEP 引腳 = 0 | 禁用 | 禁用 |
| 故障 | 滿足任何故障條件 | 禁用 | 取決于故障 |