ZHCSUL8B December 2023 – September 2025 DRV8334
PRODUCTION DATA
在 DRV8334 的 6xPWM 模式中,高側 INHx 和低側 INLx 輸入獨立運行,但有一個例外,即當同一半橋的高側和低側同時開啟時,以便防止發生跨導。該器件將高側和低側柵極輸出拉至低電平,以防止功率級發生擊穿現象,并且當高側和低側輸入同時為邏輯高電平時,器件會報告故障 STP_FLT。
在6xPWM 模式中,如果 SPI 寄存器位 DEADT_MODE 為 0b 且 DEADT_MODE_6X 為 00b,則器件會監測 INHx 和 INLx 并在 INHx=INLx=low 的周期短于 tDEAD 時插入死區時間。除 6xPWM 模式之外,無論配置如何,器件始終會插入死區時間。