ZHCAEE8 September 2024 CDCLVC1102 , CDCLVC1103 , CDCLVC1104 , CDCLVC1110 , CDCLVD1204 , LMK00301 , LMK00304 , LMK00306 , LMK00308 , LMK01801 , LMK1C1102 , LMK1C1103 , LMK1C1104 , LMK1C1106 , LMK1C1108 , LMK1D1204 , LMK1D1208
有兩個主要的緩沖器輸入級:單端 (LVCMOS) 或差分(LVDS、LVPECL、CML、LP-HCSL、HCSL、HTSL)。差分輸入可以是特定于標準的輸入或通用輸入。通用輸入接受所有受支持的標準輸入驅動器接口。
差分輸入也可用作單端輸入。選擇反相或同相輸入作為基準時鐘輸入,另一輸入直流偏置到中點基準時鐘輸入。時鐘基準輸入和直流偏置輸入均在每個器件的輸入擺幅和共模范圍要求范圍內進行設置。
在以下各節中,我們將討論不同 TI 時鐘緩沖器系列的內部或外部直流偏置使用情況、單端輸入和差分輸入重新偏置技術。