ZHCAEE8 September 2024 CDCLVC1102 , CDCLVC1103 , CDCLVC1104 , CDCLVC1110 , CDCLVD1204 , LMK00301 , LMK00304 , LMK00306 , LMK00308 , LMK01801 , LMK1C1102 , LMK1C1103 , LMK1C1104 , LMK1C1106 , LMK1C1108 , LMK1D1204 , LMK1D1208
當(dāng)前解決壓擺率敏感性問題的方法是在時(shí)鐘器件的輸入端使用額外的電路,因此會(huì)占用電路板上的額外空間。整個(gè)系統(tǒng)的成本高昂,依賴多個(gè)分立式元件也增加了設(shè)計(jì)的復(fù)雜性。此外,使用放大器或比較器級(jí)會(huì)在后續(xù)時(shí)鐘樹中增加噪聲,因?yàn)榉糯笃骰虮容^器通常不會(huì)像時(shí)鐘緩沖器那樣針對(duì)相位噪聲性能進(jìn)行優(yōu)化。圖 3-1 展示了沒有時(shí)鐘緩沖器的當(dāng)前方法的通用版本。一種更好的方法是使用時(shí)鐘緩沖器等集成芯片,此類芯片具有放大慢速壓擺率信號(hào)所需的所有電路,并針對(duì)所有時(shí)鐘參數(shù)進(jìn)行了優(yōu)化。時(shí)鐘緩沖器以極低的加性相位噪聲將慢速壓擺率輸入轉(zhuǎn)換為邏輯電平,從而提高信號(hào)壓擺率,還可以通過時(shí)鐘樹中的器件最大限度地緩解相位噪聲性能下降。此外,時(shí)鐘緩沖器可以根據(jù)內(nèi)部偏置和交流耦合模式等不同特性,縮減外部 BOM(物料清單)。
TI 提供大量支持正弦波輸入的時(shí)鐘緩沖器來用作單端、差分和可配置緩沖器。TI 時(shí)鐘緩沖器涵蓋 LVCMOS (LMK1C110x)、LVDS (LMK1D1xxx)、LVPECL (CDCLVP12xx) 及支持所有業(yè)界通用輸出和輸入格式的通用緩沖器(LMK0030x、LMK01000、CDCLVC1310)的所有邏輯電平。本應(yīng)用手冊(cè)特別使用 LMK1C110x 系列緩沖器進(jìn)行性能測(cè)量,因?yàn)樵撓盗芯彌_器具有固有的低加性相位噪聲。