ZHCABV9A January 2008 – November 2022 BQ27421-G1 , BQ27425-G2A , BQ27425-G2B , BQ27441-G1 , BQ27505-J2 , BQ27505-J3 , BQ27505-J4 , BQ27505-J5 , BQ27520-G4 , BQ27530-G1 , BQ27531-G1 , BQ27545-G1 , BQ27546-G1 , BQ27741-G1 , BQ40Z50 , BQ40Z50-R1 , BQ40Z50-R2
RM 和 FCC 在每次電阻網格點更新后、放電結束時和退出弛豫模式時進行更新。
FCC 由三部分組成:
DataRAM.Full Charge Capacity( ) = Qstart+ PassedCharge + RM
FCC 的組件如圖 2-4 中的示例所示。
圖 2-4 DataRAM.Full Charge Capacity( ) 值的組成部分使用電壓仿真計算 DataRAM.Remaining Capacity( ) (RM)。GG 在當前 DODstart = DOD0 + PassedCharge/Qmax 條件下開始仿真,并通過 4% 的 dDOD 增量遞增 DOD 來繼續計算電壓 V(DODx,T) = OCV(DODx,T)+ I×R(DODx,T)。DOD[i]=DODstart + dDOD×I。這種遞增一直持續到仿真電壓 V(DOD[i]) 小于 DF.Terminate Voltage。一旦發生這種情況,將會揭曉最終 DOD。DataRAM.Remaining Capacity( ) = (DODfin-DODstart)×Qmax。
仿真中使用的電流是當前放電期間的平均電流(可以使用 DF.Load Select 數據閃存常數選擇幾種平均值)。仿真可以在恒流模式 (DF.Load Mode = 0) 或恒功率模式 (DF.Load Mode = 1) 下運行。