TPS793-Q1 使用欠壓鎖定 (UVLO) 電路,該電路會禁用輸出,直到輸入電壓大于上升的 UVLO 電壓。該電路可確保當(dāng)電源電壓低于內(nèi)部電路工作電壓 VIN(min) 時,器件不會出現(xiàn)不可預(yù)測的行為。
UVLO 電路可確保在輸入電源達到最小工作電壓范圍之前器件保持禁用狀態(tài),并確保在輸入電源崩潰時器件關(guān)斷。圖 6-5 展示了 UVLO 電路對各種輸入電壓事件的響應(yīng)。該圖可以分為以下幾個部分:
- 區(qū)域 A:在輸入達到 UVLO 上升閾值之前,器件不會啟動。
- 區(qū)域 B:正常運行,調(diào)節(jié)器件。
- 區(qū)域 C:高于 UVLO 下降閾值(UVLO 上升閾值 – UVLO 遲滯)的欠壓事件。輸出可能會超出穩(wěn)壓范圍,但器件保持啟用狀態(tài)。
- 區(qū)域 D:正常運行,調(diào)節(jié)器件。
- 區(qū)域 E:低于 UVLO 下降閾值的欠壓事件。由于存在負載和有源放電電路,該器件在大多數(shù)情況下會被禁用,并且輸出會下降。當(dāng)輸入電壓達到 UVLO 上升閾值時,器件將重新啟用,隨后會正常啟動。
- 區(qū)域 F:正常運行,然后輸入下降至 UVLO 下降閾值。
- 區(qū)域 G:當(dāng)輸入電壓降至 UVLO 下降閾值以下達到 0V 時,該器件被禁用。輸出由于負載和有源放電電路而下降。