ZHCSXY0 March 2025 TPS65214
ADVANCE INFORMATION
請參考 PDF 數據表獲取器件具體的封裝圖。
即使 EN/PB/VSENSE 引腳處于 OFF_REQ 狀態,首次電源檢測 (FSD) 也支持在施加電源電壓后就上電。FSD 可與任何 ON 請求配置(EN、PB 或 VSENSE)結合使用,并可通過設置寄存器 MFP_2_CONFIG 中的 PU_ON_FSD 位來啟用。首次上電時,將 EN/PB/VSENSE 引腳視為具有有效的 ON 請求。VSYS 高于 VSYSPOR_Rising 閾值之后,PMIC 就會
為了表示基于 FSD 的上電,器件會在 POWER_UP_STATUS_REG 寄存器中設置 POWER_UP_FROM_FSD 位。nINT 引腳不會基于此位進行切換。寫入 W1C 將該位清零。
EN/PB/VSENSE 引腳視為具有有效的 ON 請求,直至我們進入 ACTIVE 狀態(上電序列的最后一個時隙到期)。在進入 ACTIVE 狀態后,器件保持抗尖峰脈沖后的 EN/PB/VSENSE 引腳狀態:如果在進入 ACTIVE 狀態之前或處于 ACTIVE 狀態時引腳狀態發生了變化,則器件會保持該引腳狀態。例如,如果 EN/PB/VSENSE 引腳配置為 EN,則在器件進入 ACTIVE 狀態時,如果 EN 引腳處于低電平(持續時間超過抗尖峰脈沖時間),器件會斷電。因為 PMIC 僅在序列的最后一個時隙到期后才會進入 ACTIVE 狀態,所以無論引腳狀態如何,ON 請求被視為有效的持續時間都可以通過 nRSTOUT 時隙(以及之后的空時隙)的長度進行控制。