ZHCSXY0 March 2025 TPS65214
ADVANCE INFORMATION
請參考 PDF 數據表獲取器件具體的封裝圖。
此部分介紹了數字引腳所需的外部連接。3.3V 或 1.8V 的 VIO 電源通常用作需要外部上拉電阻的數字信號的電壓電平。不過,也可以使用更高電壓(最高不超過最大規格)。PMIC 上數字引腳的 VIO 電源必須與連接到處理器上的數字信號的 IO 域相同。EN/PB/VSENSE 推薦使用 100kΩ 上拉電阻。可以根據系統要求計算 I2C 引腳的上拉電阻。所有其他數字引腳均可使用 10kΩ 上拉電阻。
如果將 GPO 或 GPIO 分配給上電序列第一個時隙,以便啟用外部分立元件,那么可以將它們上拉至 VSYS。
可通過外部驅動 EN/PB/VSENSE 引腳來啟用 PMIC。但是,如果應用沒有專門用于驅動該引腳的外部信號,則可以將其上拉至 VSYS。
| 數字引腳 | 外部連接 |
|---|---|
| nINT | 開漏輸出。需要外部上拉。 |
| nRSTOUT | 開漏輸出。需要外部上拉。 |
| EN/PB/VSENSE | 配置為 EN 時,該信號可通過外部邏輯驅動,以便啟用 PMIC。 當配置為 PB 時,該信號需要將一個上拉電阻連接到 VSYS 引腳。按鈕是可選的。 當配置為 VSENSE 時,該信號需要一個外部電阻分壓器來監控前置穩壓器。 |
| SDA | I2C 時鐘信號。需要外部上拉。 |
| SCL | I2C 數據信號。需要外部上拉。 |
| GPIO/VSEL | 配置為 GPIO 時,該引腳需要外部上拉。 配置為 VSEL 時,必須在指定的 PMIC 電源軌斜升以前設置初始狀態(上拉或下拉)。例如,如果該引腳用于設置 BUCK3 上的電壓,則必須在 BUCK3 上電之前設置狀態。 |
| GPO/nWAKEUP | 主機的開漏通用輸出或上電事件信號。需要外部上拉。 |
| MODE/STBY | 輸入數字引腳。必須在上電序列完成之前設置初始狀態(上拉或下拉)。 |