ZHCSXV6A February 2025 – February 2025 TCAN857-Q1
PRODUCTION DATA
| 參數 | 測試條件 | 最小值 | 典型值 | 最大值 | 單位 | |
|---|---|---|---|---|---|---|
| 器件開關特性 | ||||||
| tPROP(LOOP1) | 總循環延遲、驅動器輸入 (TXD) 至接收器輸出 (RXD)、隱性狀態至顯性狀態 | 正常模式,VIO = 3V 至 5V,RL = 60Ω,CL = 100pF,CL_RXD = 15pF | 100 | 220 | ns | |
| tPROP(LOOP2) | 總環路延遲,驅動器輸入 (TXD) 到接收器輸出 (RXD),顯性狀態到隱性狀態 | 正常模式,VIO = 3V 至 5V,RL = 60Ω,CL = 100pF,CL_RXD = 15pF | 110 | 220 | ns | |
| tMODE | 模式更改時間,從正常到靜音或從靜音到正常 | 45 | μs | |||
| tWK_FILTER | 有效喚醒模式的濾波時間 | 0.5 | 1.8 | μs | ||
| tWK_TIMEOUT | 總線喚醒超時值 | 0.8 | 6 | ms | ||
| 驅動器開關特性 | ||||||
| tpHR | 傳播延遲時間,TXD 高電平到驅動器隱性狀態(顯性狀態到隱性狀態) | RL = 60?,CL = 100pF,RCM = 開路 | 50 | ns | ||
| tpLD | 傳播延遲時間,TXD 低電平到驅動器顯性狀態(隱性狀態到顯性狀態) | 45 | ns | |||
| tsk(p) | 脈沖偏斜 (|tpHR - tpLD|) | 4 | ns | |||
| tR | 差分輸出信號上升時間 | 32 | ns | |||
| tF | 差分輸出信號下降時間 | 27 | ns | |||
| tTXD_DTO | 顯性超時 | RL = 60?,CL = 100pF | 0.8 | 6.5 | ms | |
| 接收器開關特性 | ||||||
| tpRH | 傳播延遲時間,總線隱性輸入到輸出高電平(顯性狀態到隱性狀態) | CL_RXD = 15pF | 75 | ns | ||
| tpDL | 傳播延遲時間,總線顯性輸入到輸出低電平(隱性狀態到顯性狀態) | 70 | ns | |||
| tR | RXD 輸出信號上升時間 | 10 | ns | |||
| tF | RXD 輸出信號下降時間 | 10 | ns | |||
| FD 時序特性 | ||||||
| tΔBit(Bus) | 發送的隱性位寬時間差: tBIT(TXD) = 500ns | RL = 60?,CL = 100pF,CL_RXD = 15pF tΔBit(Bus) = tBIT(Bus) - tBIT(TXD) |
-65 | 30 | ns | |
| tΔBit(Bus) | 發送的隱性位寬時間差: tBIT(TXD) = 200ns | RL = 60?,CL = 100pF,CL_RXD = 15pF tΔBit(Bus) = tBIT(Bus) - tBIT(TXD) |
-45 | 10 | ns | |
| tΔBit(RXD) | 接收到隱性位寬度變化:tBIT(TXD) = 500ns | RL = 60?,CL = 100pF,CL_RXD = 15pF tΔBit(Bus) = tBIT(RXD) - tBIT(TXD) |
-100 | 50 | ns | |
| tΔBit(RXD) | 接收到隱性位寬度變化:tBIT(TXD) = 200ns | RL = 60?,CL = 100pF,CL_RXD = 15pF tΔBit(Bus) = tBIT(RXD) - tBIT(TXD) |
-80 | 20 | ns | |
| tΔREC | tBIT(TXD) = 500ns 時的接收器時序對稱性 | RL = 60?,CL = 100pF,CL_RXD = 15pF ΔtREC = tBIT(RXD) - tBIT(BUS) |
-65 | 40 | ns | |
| tΔREC | tBIT(TXD) = 200ns 時的接收器時序對稱性 | -45 | 15 | ns | ||