ZHCSZ69C May 2024 – November 2025 TCAN2450-Q1 , TCAN2451-Q1
PRODUCTION DATA
| 參數(shù) | 測(cè)試條件 | 最小值 | 典型值 | 最大值 | 單位 | |
|---|---|---|---|---|---|---|
| 發(fā)送器和接收器特性 | ||||||
| tprop(TxD-busrec) | 傳播延遲時(shí)間,低電平到高電平的 CTXD 邊沿到驅(qū)動(dòng)器隱性狀態(tài)(顯性狀態(tài)到隱性狀態(tài)) | 45Ω ≤ RL ≤ 65Ω,CL = 100pF,RCM = 開(kāi)路;請(qǐng)參閱 圖 7-4 | 50 | 80 | ns | |
| tprop(TxD-busdom) | 傳播延遲時(shí)間,高電平到低電平的 CTXD 邊沿到驅(qū)動(dòng)器顯性狀態(tài)(隱性狀態(tài)到顯性狀態(tài)) | 50 | 80 | ns | ||
| tsk(p) | 脈沖偏斜 (|tprop(TxD-busrec) – tprop(TxD-busdom)|) | 10 | 25 | ns | ||
| tR | 差動(dòng)輸出信號(hào)上升時(shí)間: | 30 | 50 | ns | ||
| tF | 差動(dòng)輸出信號(hào)下降時(shí)間: | 35 | 55 | ns | ||
| tprop(busrec-RXD) | 傳播延遲時(shí)間,總線隱性輸入到 CRXD 高電平輸出(顯性狀態(tài)到隱性狀態(tài)) | 45Ω ≤ RL ≤ 65Ω,CL = 100pF,RCM = 開(kāi)路,CRXD = 15pF 請(qǐng)參閱 圖 7-5 |
75 | 110 | ns | |
| tprop(busdom-RXD) | 傳播延遲時(shí)間,總線顯性輸入到 CRXD 低電平輸出(隱性狀態(tài)到顯性狀態(tài)) | 75 | 110 | ns | ||
| tLOOP | 環(huán)路延遲(1) | 45Ω ≤ RL ≤ 65Ω,CL = 100pF,CRXD = 15pF,VCC1 ± 2%,請(qǐng)參閱 節(jié) 7 | 170 | ns | ||
| 符合 ISO 11898-2:2024 的 CAN FD 時(shí)序特性,包括信號(hào)改善特性 (SIC); tbit(TXD)≥125ns。典型條件:RL = 45Ω 至 65Ω,CL = 100pF,CCRXD = 15pF;請(qǐng)參閱 節(jié) 7 | ||||||
| tΔBit(Bus) | 發(fā)送的位寬時(shí)間差 | 總線隱性位長(zhǎng)度相對(duì)于 TXD 位長(zhǎng)度的差異,ΔtBit(Bus) = tBit(Bus) - tBit(TXD) | -10 | 10 | ns | |
| tΔBit(RXD) | 接收的位寬時(shí)間差 | RXD 隱性位長(zhǎng)度相對(duì)于 TXD 位長(zhǎng)度的差異,ΔtBit(RXD) = tBit(RXD) - tBit(TXD) | -30 | 20 | ns | |
| tΔREC | 接收器時(shí)間對(duì)稱(chēng)性 | RXD 隱性位長(zhǎng)度相對(duì)于總線位長(zhǎng)度的差異,ΔtREC = tBit(RXD) - tBit(Bus) | -20 | 15 | ns | |
| tREC_START | 從 TXD 上升沿至被動(dòng)隱性階段開(kāi)始的延遲時(shí)間 | 請(qǐng)參閱 圖 7-17 |
530 | ns | ||
| tSIC_START | 從 TXD 上升沿至主動(dòng)隱性階段開(kāi)始的延遲時(shí)間 | 120 | ns | |||
| tSIC_END | 從 TXD 上升沿至主動(dòng)隱性階段結(jié)束的延遲時(shí)間 | 355 | ns | |||
| SPI 開(kāi)關(guān)特性 | ||||||
| fSCK | SPI 時(shí)鐘頻率 (2) | 正常模式和待機(jī)模式、睡眠模式 - 如果存在 VCC1,且如果存在寄存器 BYTE_CNT,則 09h[3]=0b(單字節(jié)模式) | 4 | MHz | ||
| fSCK | SPI 時(shí)鐘頻率 (2) | 正常模式和待機(jī)模式、睡眠模式 - 如果存在 VCC1,且如果存在寄存器 BYTE_CNT,則 09h[3]=1b(雙字節(jié)模式) | 2 | MHz | ||
| tSCK | SPI 時(shí)鐘周期 (2) | 正常模式和待機(jī)模式以及睡眠模式 - 如果存在 VCC1;如果寄存器 BYTE_CNT,則 09h[3]=0b(單字節(jié)模式) 請(qǐng)參閱 圖 7-12 |
250 | ns | ||
| tSCK | SPI 時(shí)鐘周期 (2) | 正常模式和待機(jī)模式以及睡眠模式 - 如果存在 VCC1;如果寄存器 BYTE_CNT,則 09h[3]=1b(雙字節(jié)模式) 請(qǐng)參閱 圖 7-12 |
500 | ns | ||
| tSCKR | SPI 時(shí)鐘上升時(shí)間 (2) | 正常模式和待機(jī)模式以及睡眠模式 - 如果存在 VCC1;請(qǐng)參閱 圖 7-11 | 40 | ns | ||
| tSCKF | SPI 時(shí)鐘下降時(shí)間 (2) | 正常模式和待機(jī)模式以及睡眠模式 - 如果存在 VCC1;請(qǐng)參閱 圖 7-12 | 40 | ns | ||
| tSCKH | SPI 時(shí)鐘高電平 (2) | 正常模式和待機(jī)模式以及睡眠模式 - 如果存在 VCC1; 如果寄存器 BYTE_CNT,則 09h[3]=0b(單字節(jié)模式) 請(qǐng)參閱 圖 7-12 |
125 | ns | ||
| tSCKH | SPI 時(shí)鐘高電平 (2) | 正常模式和待機(jī)模式以及睡眠模式 - 如果存在 VCC1; 如果寄存器 BYTE_CNT,則 09h[3]=1b(雙字節(jié)模式) 請(qǐng)參閱 圖 7-12 |
250 | ns | ||
| tSCKL | SPI 時(shí)鐘低電平 (2) | 正常模式和待機(jī)模式以及睡眠模式 - 如果存在 VCC1; 如果寄存器 BYTE_CNT,則 09h[3]=0b(單字節(jié)模式) 請(qǐng)參閱 圖 7-12 |
125 | ns | ||
| tSCKL | SPI 時(shí)鐘低電平 (2) | 正常模式和待機(jī)模式以及睡眠模式 - 如果存在 VCC1; 如果寄存器 BYTE_CNT,則 09h[3]=1b(雙字節(jié)模式) 請(qǐng)參閱 圖 7-12 |
250 | ns | ||
| tnCSS | nCS 芯片選擇建立時(shí)間 (2) | 正常模式和待機(jī)模式以及睡眠模式 - 如果存在 VCC1;請(qǐng)參閱 圖 7-12 | 100 | ns | ||
| tnCSH | nCS 芯片選擇保持時(shí)間 (2) | 正常模式和待機(jī)模式以及睡眠模式 - 如果存在 VCC1;請(qǐng)參閱 圖 7-12 | 100 | ns | ||
| tnCSD | nCS 芯片選擇禁用時(shí)間 (2) | 正常模式和待機(jī)模式以及睡眠模式 - 如果存在 VCC1;請(qǐng)參閱 圖 7-11 | 50 | ns | ||
| tSISU | 數(shù)據(jù)輸入建立時(shí)間 (2) | 正常模式和待機(jī)模式以及睡眠模式 - 如果存在 VCC1;請(qǐng)參閱 圖 7-11 | 50 | ns | ||
| tSIH | 數(shù)據(jù)輸入保持時(shí)間 (2) | 正常模式和待機(jī)模式以及睡眠模式 - 如果存在 VCC1;請(qǐng)參閱 圖 7-11 | 50 | ns | ||
| tSOV | 數(shù)據(jù)輸出有效 (2) | 正常模式和待機(jī)模式以及睡眠模式 - 如果存在 VCC1;請(qǐng)參閱 圖 7-12 | 80 | ns | ||
| tRSO | SDO 上升時(shí)間 (2),CLOAD <= 20pF | 正常模式和待機(jī)模式以及睡眠模式 - 如果存在 VCC1;請(qǐng)參閱 圖 7-12 | 40 | ns | ||
| tFSO | SDO 下降時(shí)間 (2),CLOAD <= 20pF | 正常模式和待機(jī)模式以及睡眠模式 - 如果存在 VCC1;請(qǐng)參閱 圖 7-12 | 40 | ns | ||