ZHCSQC1E June 2022 – April 2025 ADC12DJ5200-EP
PRODUCTION DATA
輸入 CLK μ± 和 JESD204C 輸出數據對中使用了交流耦合電容器。電容器值必須足夠大,以滿足所需的最低頻率信號要求,但不能太大,因為這會導致啟動偏置時間過長或產生不必要的寄生電感。
最小電容器值可根據通過電容器傳輸的最低頻率信號計算得出。在給定 50Ω 單端時鐘或數據路徑阻抗的情況下,不錯的做法是在所需的最低頻率下將電容器阻抗設置為 < 1Ω。這樣的設置可確保該頻率下的信號電平影響極小。對于 CLK± 路徑,最小額定時鐘頻率為 800 MHz。因此,最小電容值可以通過以下公式計算:

設置 Zc = 1Ω 并重新排列,將得出:

因此,需要至少 199pF 的電容值來為 CLK± 路徑提供低頻響應。如果最小時鐘頻率高于 800 MHz,則可以針對該頻率重新進行此計算??梢愿鶕摻涌谥械淖畹皖l率對 JESD204C 輸出數據電容器進行類似的計算。還必須選擇在高頻下響應良好且尺寸與所連接的高頻信號布線相匹配的電容。0201 尺寸的電容器通常非常適合這些應用。