UCC27289
- 可驅動兩個采用高側/低側配置的 N 溝道 MOSFET
-
在 DRC 封裝中啟用/禁用功能
-
禁用時消耗的電流很低 (7μA)
- 16ns 典型傳播延遲
- 1800pF 負載時的上升時間為 12ns,下降時間典型值為 10ns
- 1ns 典型延遲匹配
- 集成式 100V 自舉二極管
- 8V 典型欠壓鎖定
- 輸入引腳上接受的絕對最大負電壓 (–5V)
- HS 引腳上接受的絕對最大負電壓 (-14 V)
- ±3A 峰值輸出電流
- 絕對最大啟動電壓為 120V
- 輸入相互獨立且 VDD
- 兩個通道的欠壓鎖定
- 額定結溫范圍為 –40°C 至 140°C
UCC27289 是一款功能強大的 N 溝道 MOSFET 驅動器,最大開關節點 (HS) 額定電壓為 100V。借助此器件,可在基于半橋或同步降壓配置的拓撲中控制兩個 N 溝道 MOSFET。UCC27289 具有 3A 的峰值灌電流和拉電流以及較低的上拉和下拉電阻,能夠在 MOSFET 米勒平臺轉換期間以極低開關損耗驅動大功率 MOSFET。由于輸入與電源電壓無關,因此 UCC27289 與模擬控制器和數字控制器均可結合使用。兩個輸入完全相互獨立,如果需要,可通過重疊輸入進行重疊。啟用和禁用功能通過降低驅動器的功耗并響應系統內的故障事件,提供額外的系統靈活性。
輸入引腳和 HS 引腳能夠承受較大的負電壓,因此提高了系統穩健性。較小的傳播延遲和延遲匹配規格可盡可能降低死區時間要求,從而提高系統效率。
高側和低側驅動器級均配有欠壓鎖定 (UVLO) 功能,因此可在 VDD 電壓低于指定閾值時將輸出強制為低電平。在許多應用中,集成自舉二極管無需使用外部分立式二極管,節省布板空間和降低系統成本。UCC27289 采用多種封裝,可滿足多種系統要求,比如嚴苛環境下的穩健性、緊湊型應用中的密度。
您可能感興趣的相似產品
功能與比較器件相同,且具有相同引腳
技術文檔
未找到結果。請清除搜索并重試。
查看全部 7 | 類型 | 標題 | 下載最新的英語版本 | 日期 | |||
|---|---|---|---|---|---|---|
| * | 數據表 | UCC27289 具有 8V UVLO 和負電壓支持的 3A 120V 半橋驅動器 數據表 (Rev. A) | PDF | HTML | 英語版 (Rev.A) | PDF | HTML | 2023年 10月 24日 |
| 功能安全信息 | UCC27289 Functional Safety FIT Rate, FMD and Pin FMA (Rev. A) | PDF | HTML | 2025年 9月 26日 | |||
| 應用手冊 | 將應用要求與 120V 半橋柵極驅動器對應 | PDF | HTML | 英語版 | PDF | HTML | 2025年 4月 25日 | |
| 應用手冊 | 了解并比較柵極驅動器的峰值電流能力 | PDF | HTML | 英語版 | PDF | HTML | 2022年 5月 19日 | |
| 應用手冊 | Implementing High-Side Switches Using Half-Bridge Gate Drivers for 48-V Battery. | 2020年 5月 12日 | ||||
| 應用簡報 | Small Price Competitive 100-V Driver for 48-V BLDC Motor Drives | 2019年 10月 22日 | ||||
| 應用手冊 | UCC27282 Improving motor drive system robustness | 2019年 1月 11日 |
設計和開發
如需其他信息或資源,請點擊以下任一標題進入詳情頁面查看(如有)。
評估板
UCC27288EVM — UCC27288 100V、3A、8V UVLO 半橋柵極驅動器評估模塊
UCC27288EVM 適用于評估 UCC27288D,后者是一款具備 2.5A 峰值拉電流和 3.5A 峰值灌電流能力的 100V 半橋柵極驅動器。此 EVM 可用作驅動功率 MOSFET 的參考設計,驅動電壓高達 20V。
用戶指南: PDF
計算工具
模擬工具
PSPICE-FOR-TI — PSpice? for TI 設計和仿真工具
PSpice? for TI 可提供幫助評估模擬電路功能的設計和仿真環境。此功能齊全的設計和仿真套件使用 Cadence? 的模擬分析引擎。PSpice for TI 可免費使用,包括業內超大的模型庫之一,涵蓋我們的模擬和電源產品系列以及精選的模擬行為模型。
借助?PSpice for TI 的設計和仿真環境及其內置的模型庫,您可對復雜的混合信號設計進行仿真。創建完整的終端設備設計和原型解決方案,然后再進行布局和制造,可縮短產品上市時間并降低開發成本。?
在?PSpice for TI 設計和仿真工具中,您可以搜索 TI (...)
借助?PSpice for TI 的設計和仿真環境及其內置的模型庫,您可對復雜的混合信號設計進行仿真。創建完整的終端設備設計和原型解決方案,然后再進行布局和制造,可縮短產品上市時間并降低開發成本。?
在?PSpice for TI 設計和仿真工具中,您可以搜索 TI (...)
| 封裝 | 引腳 | CAD 符號、封裝和 3D 模型 |
|---|---|---|
| SOIC (D) | 8 | Ultra Librarian |
| VSON (DRC) | 10 | Ultra Librarian |
| VSON (DRM) | 8 | Ultra Librarian |
訂購和質量
包含信息:
- RoHS
- REACH
- 器件標識
- 引腳鍍層/焊球材料
- MSL 等級/回流焊峰值溫度
- MTBF/時基故障估算
- 材料成分
- 鑒定摘要
- 持續可靠性監測
包含信息:
- 制造廠地點
- 封裝廠地點
推薦產品可能包含與 TI 此產品相關的參數、評估模塊或參考設計。