數據表
TCA9534A
- 低待機電流消耗
- I2C 至并行端口擴展器
- 開漏電路低電平有效中斷輸出
- 1.65V 至 5.5V 的工作電源電壓范圍
- 可耐受 5V 電壓的 I/O 端口
- 400kHz 快速 I2C 總線
- 3 個硬件地址引腳可在 I2C/SMBus 上支持最多 8 個器件
- 輸入和輸出配置寄存器
- 極性反轉寄存器
- 內部加電復位
- 所用通道在加電時被配置為輸入
- 加電時無毛刺脈沖
- SCL/SDA 輸入端上的噪聲濾波器
- 具有最大高電流驅動能力的鎖存輸出,適用于直接驅動 LED
- 鎖斷性能超過 100mA,符合 JESD 78 II 類規(guī)范的要求)
- 靜電放電 (ESD) 保護性能超過 JESD 22 規(guī)范的要求
- 2000V 人體放電模型 (A114-A)
- 1000V 充電器件模型 (C101)
TCA9534A 是一款 16 引腳器件,可為兩線雙向 I2C 總線(或 SMBus)協(xié)議提供 8 位通用并行輸入和輸出 (I/O) 擴展。該器件可在 1.65V 至 5.5V 的電源電壓范圍內運行,從而允許使用各種器件。該器件支持 100kHz(標準模式)和 400kHz(快速模式)時鐘頻率。當開關、傳感器、按鈕、LED、風扇和其它類似器件需要額外的 I/O 時,I/O 擴展器(如 TCA9534A)可提供簡單解決方案。
TCA9534A 的 功能 包括在 INT 引腳上生成中斷。這樣,主設備就知道輸入端口狀態(tài)何時發(fā)生了變化。硬件可選地址引腳 A0、A1 和 A2 最多允許 8 個 TCA9534A 器件位于同一 I2C 總線上。該器件還可通過電源循環(huán)供電以生成加電復位,從而復位到默認狀態(tài) 。
技術文檔
未找到結果。請清除搜索并重試。
查看全部 9 | 類型 | 標題 | 下載最新的英語版本 | 日期 | |||
|---|---|---|---|---|---|---|
| * | 數據表 | TCA9534A 具有中斷輸出和配置寄存器的低壓 8 位 I2C 和系統(tǒng)管理總線 (SMBUS) 低功耗輸入輸出 (I/O) 擴展器 數據表 (Rev. C) | PDF | HTML | 英語版 (Rev.C) | PDF | HTML | 2018年 1月 29日 |
| 應用手冊 | Understanding Transient Drive Strength vs. DC Drive Strength in Level-Shifters (Rev. A) | PDF | HTML | 2024年 7月 3日 | |||
| 應用手冊 | 了解 CMOS 輸出緩沖器中的瞬態(tài)驅動強度與直流驅動強度 | PDF | HTML | 最新英語版本 (Rev.A) | PDF | HTML | 2024年 5月 15日 | |
| 應用手冊 | I2C Dynamic Addressing | 2019年 4月 25日 | ||||
| 應用手冊 | Choosing the Correct I2C Device for New Designs | PDF | HTML | 2016年 9月 7日 | |||
| 應用手冊 | Understanding the I2C Bus | PDF | HTML | 2015年 6月 30日 | |||
| 應用手冊 | Maximum Clock Frequency of I2C Bus Using Repeaters | 2015年 5月 15日 | ||||
| 應用手冊 | I2C Bus Pull-Up Resistor Calculation | PDF | HTML | 2015年 2月 13日 | |||
| EVM 用戶指南 | I/O Expander EVM User's Guide (Rev. A) | 2014年 7月 25日 |
設計和開發(fā)
如需其他信息或資源,請點擊以下任一標題進入詳情頁面查看(如有)。
固件
設計工具
I2C-DESIGNER — I2C 設計者工具
利用 I2C 設計器工具,可快速解決基于 I2C 設計中尋址、電壓電平和頻率方面的沖突。輸入主輸入端和從輸入端,以自動生成 I2C 樹活輕松構建自定義解決方案。此工具可在調試缺失確認、選擇上拉電阻器和滿足 I2C 總線最大容性負載方面提供指導,從而幫助設計人員節(jié)省時間并遵循 I2C 標準。?
模擬工具
PSPICE-FOR-TI — PSpice? for TI 設計和仿真工具
PSpice? for TI 可提供幫助評估模擬電路功能的設計和仿真環(huán)境。此功能齊全的設計和仿真套件使用 Cadence? 的模擬分析引擎。PSpice for TI 可免費使用,包括業(yè)內超大的模型庫之一,涵蓋我們的模擬和電源產品系列以及精選的模擬行為模型。
借助?PSpice for TI 的設計和仿真環(huán)境及其內置的模型庫,您可對復雜的混合信號設計進行仿真。創(chuàng)建完整的終端設備設計和原型解決方案,然后再進行布局和制造,可縮短產品上市時間并降低開發(fā)成本。?
在?PSpice for TI 設計和仿真工具中,您可以搜索 TI (...)
借助?PSpice for TI 的設計和仿真環(huán)境及其內置的模型庫,您可對復雜的混合信號設計進行仿真。創(chuàng)建完整的終端設備設計和原型解決方案,然后再進行布局和制造,可縮短產品上市時間并降低開發(fā)成本。?
在?PSpice for TI 設計和仿真工具中,您可以搜索 TI (...)
模擬工具
TINA-TI — 基于 SPICE 的模擬仿真程序
TINA-TI 提供了 SPICE 所有的傳統(tǒng)直流、瞬態(tài)和頻域分析以及更多。TINA 具有廣泛的后處理功能,允許您按照希望的方式設置結果的格式。虛擬儀器允許您選擇輸入波形、探針電路節(jié)點電壓和波形。TINA 的原理圖捕獲非常直觀 - 真正的“快速入門”。
TINA-TI 安裝需要大約 500MB。直接安裝,如果想卸載也很容易。我們相信您肯定會愛不釋手。
TINA-TI 安裝需要大約 500MB。直接安裝,如果想卸載也很容易。我們相信您肯定會愛不釋手。
TINA 是德州儀器 (TI) 專有的 DesignSoft 產品。該免費版本具有完整的功能,但不支持完整版 TINA 所提供的某些其他功能。
如需獲取可用 TINA-TI 模型的完整列表,請參閱:SpiceRack - 完整列表
需要 HSpice (...)
參考設計
TIDA-060039 — 電感觸控和磁旋鈕非接觸式用戶接口參考設計
此參考設計使用電感式感應和霍爾效應感應技術來提供人機界面。電感式感應器件在無縫表面上提供八個不同的觸控按鈕,而霍爾效應傳感器用于提供可以旋轉并用作額外按鈕的磁旋鈕。
通過電感式感應觸控按鈕,可提供使用按壓力來確定按鈕按壓的強大解決方案。這能夠讓觸控按鈕支持佩戴手套操作,同時無需顧及按鈕表面的灰塵或損壞等環(huán)境因素。霍爾效應傳感器旋鈕提供非接觸式旋轉,減少了傳統(tǒng)接觸式方案(如電位器或旋轉編碼器)中的磨損。
設計指南: PDF
參考設計
TIDA-01406 — 高能效的隔離式 CANopen 接口參考設計
CAN 和 CANopen 是傳統(tǒng)現場總線協(xié)議,適用于工廠自動化中的許多應用。只要高電壓有可能損壞終端設備,就需要隔離設備。當今的智能工廠利用多個節(jié)能的高效自動化節(jié)點。該參考設計包含 ISO1050 和 SN6501 器件,構建為 BeagleBone Black CAPE。然后,可以利用現有 Linux 軟件基礎設施在 BeagleBone Black 開發(fā)板上輕松對該設計進行測試。
參考設計
TIDA-01022 — 適用于 DSO、雷達和 5G 無線測試系統(tǒng)的靈活 3.2GSPS 多通道 AFE 參考設計
此高速多通道數據采集參考設計可實現最佳系統(tǒng)性能。系統(tǒng)設計人員需要考慮關鍵的設計參數,如高速多通道時鐘生成功能的時鐘抖動和偏斜,這會影響整個系統(tǒng)的 SNR、SFDR、通道間偏斜和確定性延遲。此參考設計演示了多通道 AFE 和時鐘解決方案,采用具有 JESD204B 的高速數據轉換器、高速放大器、高性能時鐘和低噪聲電源解決方案,可實現最佳系統(tǒng)性能
參考設計
TIDA-01027 — 可最大限度提升 12.8GSPS 數據采集系統(tǒng)性能的低噪聲電源參考設計
此參考設計展示了用于能超過 12.8GSPS 的超高速數據采集 (DAQ) 系統(tǒng)的高效率、低噪聲五軌電源設計。該電源直流/直流轉換器進行了頻率同步和相移,從而最大限度降低輸入電流紋波并控制頻率內容。使用高性能的 HotRod-? 封裝技術可將任何潛在的輻射電磁干擾 (EMI) 降至最低。
參考設計
TIDA-01028 — 適用于高速示波器和寬帶數字轉換器的 12.8GSPS 模擬前端參考設計
此參考設計提供了一個可實現 12.8GSPS 采樣率的交錯射頻采樣模數轉換器 (ADC) 的實用示例。這一方案可通過時序交錯兩個射頻采樣 ADC 來完成。交錯處理需要在 ADC 之間進行相移,此參考設計通過 ADC12DJ3200 的無噪聲孔徑延遲調節(jié)(tAD 調節(jié))功能來實現這一點。此功能還可用于最大限度地減少交錯 ADC 常見的失配問題,從而盡可能提升 SNR、ENOB 和 SFDR 性能。此參考設計還采用了一套支持 JESD204B 的低相位噪聲時鐘樹。其采用 LMX2594 寬帶 PLL 和 LMK04828 合成器以及抖動清除器。
參考設計
TIDA-010128 — 適用于 12 位數字轉換器的可擴展 20.8GSPS 參考設計
此參考設計介紹采用時序交錯配置射頻采樣模數轉換器 (ADC) 的 20.8GSPS 采樣系統(tǒng)。時序交錯法是一種經實踐檢驗可提高采樣率的傳統(tǒng)方法,然而,匹配個別 ADC 失調電壓、增益和采樣時間不匹配是實現性能的關鍵。隨著采樣時鐘頻率的增加,交錯復雜性也隨之增加。ADC 之間的相位匹配是實現更出色的 SFDR 和 ENOB 的關鍵規(guī)格之一。本參考設計通過采用簡化 20.8GSPS 交錯實施的 19fs 精確相位控制措施,在 ADC12DJ5200RF 上應用了無噪聲孔徑延遲調節(jié)功能。本參考設計基于符合 12 位系統(tǒng)性能要求的 LMK04828 和 LMX2594,采用了板載低噪聲 (...)
參考設計
TIDA-010122 — 同步多通道射頻系統(tǒng)數據轉換器 DDC 和 NCO 特性的參考設計
由于 5G 的興起,大規(guī)模多輸入多輸出 (mMIMO)、相控陣雷達和通信有效載荷等應用需要進行相應的調整,由此帶來了同步設計挑戰(zhàn),該參考設計可解決這些挑戰(zhàn)。典型射頻前端包括模擬域中的天線、低噪聲放大器 (LNA)、混頻器、本機振蕩器 (LO),以及數字域中的模數轉換器、數字控制振蕩器 (NCO) 和數字下變頻器 (DDC)。要實現總體系統(tǒng)同步,這些數字塊需要與系統(tǒng)時鐘進行同步。該參考設計使用 ADC12DJ3200 數據轉換器,通過將片上 NCO 與 SYNC~ 進行同步獲得確定性延遲,以此在多個接收器上實現小于 5ps 的通道間偏移,并使用無噪聲孔徑延遲調節(jié)(tAD (...)
參考設計
TIDA-010132 — 適用于雷達應用的多通道射頻收發(fā)器參考設計
這款 8 通道模擬前端 (AFE) 參考設計使用了兩個 AFE7444 4 通道射頻收發(fā)器和基于 LMK04828-LMX2594 的時鐘子系統(tǒng),該子系統(tǒng)可支持將設計擴展至 16 通道或更多通道。每條 AFE 通道都包含一個 14 位 9GSPS DAC 和一個 3GSPS ADC,同步偏移低于 10ps,并且在 2.6GHz 下的動態(tài)范圍大于 75dB。
| 封裝 | 引腳 | CAD 符號、封裝和 3D 模型 |
|---|---|---|
| SOIC (DW) | 16 | Ultra Librarian |
| TSSOP (PW) | 16 | Ultra Librarian |
訂購和質量
包含信息:
- RoHS
- REACH
- 器件標識
- 引腳鍍層/焊球材料
- MSL 等級/回流焊峰值溫度
- MTBF/時基故障估算
- 材料成分
- 鑒定摘要
- 持續(xù)可靠性監(jiān)測
包含信息:
- 制造廠地點
- 封裝廠地點
推薦產品可能包含與 TI 此產品相關的參數、評估模塊或參考設計。