我們的 I2C 電平轉(zhuǎn)換器、緩沖器和集線器可增強(qiáng)您的 I2C 總線信號(hào),并防止總線電容負(fù)載過重。這些產(chǎn)品還有助于解決電壓電平不匹配問題,因?yàn)樵O(shè)計(jì)人員可以通過添加電平轉(zhuǎn)換器來使用先進(jìn)的外設(shè),使主機(jī)和器件可以實(shí)現(xiàn)不同的電壓電平。
我們的 I2C 電平轉(zhuǎn)換器、緩沖器和集線器有何獨(dú)特之處?
多樣化的解決方案系列
您可以利用上升時(shí)間加速器、阻塞總線恢復(fù)和內(nèi)部電流源等諸多特性,找到適用于任何應(yīng)用的解決方案,同時(shí)滿足 I2C 要求。
創(chuàng)新型解決方案
持續(xù)改進(jìn)并創(chuàng)建新解決方案,可實(shí)現(xiàn)更快的數(shù)據(jù)速率(高達(dá) 12.5MHz)和小型封裝 (X2SON),支持您設(shè)計(jì)創(chuàng)新型解決方案。
具有成本效益且可靠
我們的 IxC 器件符合 l2C 和 I3C 標(biāo)準(zhǔn),旨在提供可靠的解決方案,通過節(jié)省布板空間(小型封裝)和減少外部元件來幫助降低設(shè)計(jì)成本。
技術(shù)資源
應(yīng)用手冊(cè)
Why, When, and How to use I2C Buffers
I2C 通信接口已經(jīng)標(biāo)準(zhǔn)化,以實(shí)現(xiàn)可靠通信。其中一個(gè)標(biāo)準(zhǔn)是最大總線電容。? 了解 I2C 緩沖器如何成為需要更大總線電容的系統(tǒng)的解決方案。?
資源
I2C 簡(jiǎn)介:互聯(lián)網(wǎng)不告訴您的知識(shí)?
初始互聯(lián)網(wǎng)搜索將告訴您,I2C 使系統(tǒng)設(shè)計(jì)人員能夠輕松實(shí)現(xiàn)強(qiáng)大的系統(tǒng)控制。不僅此協(xié)議有用,還有許多器件功能可以讓您的系統(tǒng)受益。?
應(yīng)用手冊(cè)
I2C Dataline Handoff Delay
添加緩沖器器件可能會(huì)引入傳播延遲并導(dǎo)致出現(xiàn)明顯的 SDA 轉(zhuǎn)換。TCA9517 器件是一款 I2C 靜態(tài)電壓偏移緩沖器,其傳播延遲會(huì)導(dǎo)致 SDA 轉(zhuǎn)換延遲。
設(shè)計(jì)和開發(fā)資源
設(shè)計(jì)工具
I2C 設(shè)計(jì)者工具
利用 I2C 設(shè)計(jì)器工具,可快速解決基于 I2C 設(shè)計(jì)中尋址、電壓電平和頻率方面的沖突。輸入主輸入端和從輸入端,以自動(dòng)生成 I2C 樹活輕松構(gòu)建自定義解決方案。此工具可在調(diào)試缺失確認(rèn)、選擇上拉電阻器和滿足 I2C 總線最大容性負(fù)載方面提供指導(dǎo),從而幫助設(shè)計(jì)人員節(jié)省時(shí)間并遵循 I2C 標(biāo)準(zhǔn)。?
評(píng)估板
TCA39306 低電壓 I2C 電平轉(zhuǎn)換器評(píng)估模塊
這種 EVM 通過可調(diào)的上拉電阻器和總線電容提供可配置的負(fù)載條件,這使得設(shè)計(jì)人員能夠在其系統(tǒng)中輕松地測(cè)試這種器件的性能。
模擬工具
PSpice? for TI 設(shè)計(jì)和仿真工具
PSpice? for TI 可提供幫助評(píng)估模擬電路功能的設(shè)計(jì)和仿真環(huán)境。此功能齊全的設(shè)計(jì)和仿真套件使用 Cadence? 的模擬分析引擎。PSpice for TI 可免費(fèi)使用,包括業(yè)內(nèi)超大的模型庫之一,涵蓋我們的模擬和電源產(chǎn)品系列以及精選的模擬行為模型。
借助?PSpice for TI 的設(shè)計(jì)和仿真環(huán)境及其內(nèi)置的模型庫,您可對(duì)復(fù)雜的混合信號(hào)設(shè)計(jì)進(jìn)行仿真。創(chuàng)建完整的終端設(shè)備設(shè)計(jì)和原型解決方案,然后再進(jìn)行布局和制造,可縮短產(chǎn)品上市時(shí)間并降低開發(fā)成本。?
在?PSpice for TI 設(shè)計(jì)和仿真工具中,您可以搜索 TI (...)
借助?PSpice for TI 的設(shè)計(jì)和仿真環(huán)境及其內(nèi)置的模型庫,您可對(duì)復(fù)雜的混合信號(hào)設(shè)計(jì)進(jìn)行仿真。創(chuàng)建完整的終端設(shè)備設(shè)計(jì)和原型解決方案,然后再進(jìn)行布局和制造,可縮短產(chǎn)品上市時(shí)間并降低開發(fā)成本。?
在?PSpice for TI 設(shè)計(jì)和仿真工具中,您可以搜索 TI (...)