ZHCUAT1A February 2022 – July 2022
LMK5B33216 有一個 XO 輸入(XO 引腳),可接受分?jǐn)?shù) N APLL 的基準(zhǔn)時鐘。XO 輸入決定了自由運(yùn)行或保持模式下輸出頻率的精度和穩(wěn)定性。對于 SyncE 或 IEEE 1588 等同步應(yīng)用而言,XO 輸入通常由符合應(yīng)用頻率精度和保持穩(wěn)定性要求的低頻 TCXO 或 OCXO 驅(qū)動。為了實(shí)現(xiàn) DPLL 正常運(yùn)行,XO 頻率必須與使用此 XO 輸入作為基準(zhǔn)的任何 APLL 的 VCO 輸出頻率具有非整數(shù)頻率關(guān)系。非整數(shù)關(guān)系應(yīng)大于 0.05,遠(yuǎn)離整數(shù)邊界(即大于 0.05 并小于 0.95)。如果將 LMK5B33216 配置為時鐘發(fā)生器(未使用 DPLL),XO 頻率可以與 APLL 輸出頻率具有整數(shù)關(guān)系。
LMK5B33216 的 XO 輸入具有可編程片上輸入終端和交流耦合輸入偏置選項(xiàng),可支持任何時鐘接口類型。