ZHCAF09E July 1994 – July 2021
當(dāng)禁用總線的時(shí)間超過(guò)最大允許時(shí)間時(shí),應(yīng)采用其他方法來(lái)防止元件損壞或過(guò)熱。應(yīng)分別使用一個(gè)上拉或下拉電阻連接到 VCC 或 GND,以使總線保持在所定義的狀態(tài)。電阻器的大小起著重要作用,如果未正確選擇電阻,可能會(huì)出現(xiàn)問(wèn)題。一般情況下,建議使用 1kΩ 至 10kΩ 的電阻器。選擇上拉或下拉電阻器時(shí),不得違反最大輸入轉(zhuǎn)換時(shí)間(見(jiàn) 表 1-1)。否則,元件可能會(huì)振蕩,或者器件的可靠性可能會(huì)受到影響。
圖 5-1 具有已定義電平的非活動(dòng)總線模式假設(shè)低電平有效總線進(jìn)入高阻抗?fàn)顟B(tài),如 圖 5-1 中所示。CT 表示器件加上總線線路電容,R 表示 VCC 的上拉電阻。所需的電阻器值可按 方程式 2 所示進(jìn)行計(jì)算。

其中
求解 R,公式變?yōu)椋?/p>

對(duì)于一條總線上有多個(gè)收發(fā)器:

其中
假設(shè)有兩個(gè)元件連接到總線,每個(gè)元件的電容 C = 15pF,需要 10ns/V 的最大上升時(shí)間,輸入 (2V) 的總上升時(shí)間為 t = 15ns,則電阻器最大值可通過(guò) 方程式 5 計(jì)算得出:

對(duì)于交流供電的系統(tǒng),建議使用這種上拉電阻器方法;但是,不建議用于對(duì)功耗敏感的電池供電設(shè)備。而是應(yīng)使用下一節(jié)中討論的總線保持功能。使用上拉電阻器的總體優(yōu)勢(shì)在于,當(dāng)總線懸空時(shí),這些電阻器可確保所定義的電平,并有助于消除部分線路反射,因?yàn)殡娮杵饕部梢杂米骺偩€終端。