ZHCAF09E July 1994 – July 2021
為了避免總線系統中出現懸空輸入,最簡單的方法是,確保在電壓累積不超過最大 V IL 規格(TTL 兼容輸入為 0.8V)的有限時間內,總線始終處于活動或非活動狀態。在此電壓下,相應的 ICC 值過低,器件運行時沒有任何問題或擔憂(見圖 1-2 和 圖 2-1)。
為避免損壞元件,設計人員必須了解總線能夠懸空的最長時間。首先,假設最大泄漏電流為 IOZ = 50 mA 且總電容(I/O 和線路電容)為 C=20 pF,則在超過 0.8V 電平的非活動線路上,電壓隨時間的變化可以按 方程式 1 所示計算。

本例中總線的允許懸空時間應降低至最多 320ns,從而確保總線不超過指定的 0.8V 電平。當涉及多個元件時,時間常數不會改變,因為它們的泄漏電流和電容會進行相加計算。
此方法的優點是,添加特殊元件時不會產生額外的成本。遺憾的是,這種方法并不總是適用,因為總線并不總是處于活動狀態。