ZHCS502H November 2011 – June 2024 UCC27523 , UCC27525 , UCC27526
PRODUCTION DATA
UCC2752x 驅動器器件在輸入和輸出之間具有極低的 13ns(典型值)傳播延遲,為高頻開關應用提供超低水平的脈沖傳輸失真。例如,在同步整流器應用中,當使用單個驅動器器件來驅動 SR MOSFET 時,SR MOSFET 的失真非常低。此外,驅動器器件在兩個通道之間還具有非常精確的 1ns(典型值)內部傳播延遲匹配,這對于需要雙柵極驅動的關鍵時序應用非常有利。例如,在 PFC 應用中,可以使用每個輸出通道獨立驅動一對并聯 MOSFET,兩個通道的輸入均由 PFC 控制器器件的通用控制信號驅動。在這種情況下,1ns 延遲匹配可確保同時驅動并聯 MOSFET,從而更大限度地減小導通延遲差異。兩個通道之間緊密匹配的另一個好處是,兩個通道連接在一起以有效地提高電流驅動能力,例如可以通過將 INA 和 INB 輸入連接在一起以及將 OUTA 和 OUTB 輸出連接在一起,將 A 和 B 通道組合成一個驅動器。然后,一個信號控制并聯組合。
直接將 OUTA 和 OUTB 引腳連接在一起時務必要小心,因為在導通或關斷期間,兩個通道之間的任何延遲均可能會導致擊穿電流傳導,如圖 7-7 所示。雖然這兩個通道本身就非常匹配(4ns 最大傳播延遲),但請注意,兩個通道之間的輸入閾值電壓電平可能存在差異,這會導致兩個輸出之間出現延遲,這在采用慢速 dV/dt 輸入信號時尤其明顯。每當使用 OUTA 和 OUTB 以及 INA 和 INB 之間的直接連接并聯兩個驅動器通道時,TI 建議遵循以下指導原則:
如有可能,安全做法是在設計中添加一個選項,使柵極電阻與 OUTA 和 OUTB 串聯。這樣就可以選擇使用 0Ω 電阻直接并聯輸出,或在必要時添加適當的串聯電阻來限制擊穿電流。
圖 7-7 慢速輸入信號會在并聯期間導致通道間出現擊穿(建議 dV/dT 為 20V/Ms 或更高)
圖 7-8 導通傳播延遲(CL = 1.8nF,VDD = 12V)
圖 7-10 關斷傳播延遲(CL = 1.8nF,VDD = 12V)
圖 7-9 導通上升時間(CL = 1.8nF,VDD = 12V)
圖 7-11 關斷下降時間(CL = 1.8nF,VDD = 12V)