ZHCSF55F June 2016 – November 2024 UCC21520
PRODUCTION DATA
請參考 PDF 數據表獲取器件具體的封裝圖。
UCC21520 和 UCC21520A 在兩路輸出 VDD 和 VSS 引腳之間的電源電路塊具有內部欠壓鎖定 (UVLO) 保護功能。當 VDD 偏置電壓在器件啟動后低于 VVDD_ON 或在啟動后低于 VVDD_OFF 時,無論輸入引腳(INA 和 INB)的狀態如何,VDD UVLO 功能都會使受影響的輸出保持為低電平。
當驅動器的輸出級處于未偏置或 UVLO 狀態時,驅動器輸出通過限制驅動器輸出上電壓上升的有源鉗位電路保持低電平(如圖 8-1 所示)。在這種情況下,上部 PMOS 被 RHi-Z 阻斷,而下部 NMOS 柵極通過 RCLAMP 連接到驅動器輸出端。在該配置下,輸出被有效地鉗位至下部 NMOS 器件的閾值電壓,當沒有輔助電源時,該閾值電壓通常約為 1.5V。
圖 8-1 有源下拉功能的簡化表示VDD UVLO 保護還具有遲滯功能 (VVDD_HYS)。當電源存在接地噪聲時,該遲滯可防止抖動。得益于此,該器件還可以接受偏置電壓小幅下降,這種情況在器件開始切換和工作電流消耗突然增加時必然會發生的。
UCC21520 和 UCC21520A 的輸入側也具有內部欠壓鎖定 (UVLO) 保護特性。除非電壓 VCCI 在啟動時超過 VVCCI_ON,否則器件不會進入工作模式。當該引腳接收到低于 VVCCI_OFF 的電壓,信號將停止傳輸。另外,與用于 VDD 的 UVLO 相似,這里存在遲滯 (VVCCI_HYS) 以確保穩定運行。
如果是 VDD,UCC21520 可承受的絕對上限是 30V;如果是 VCCI,可承受的絕對上限是 20V。
| 條件 | 輸入 | 輸出 | ||
|---|---|---|---|---|
| INA | INB | OUTA | OUTB | |
| 器件啟動期間 VCCI-GND < VVCCI_ON | H | L | L | L |
| 器件啟動期間 VCCI-GND < VVCCI_ON | L | H | L | L |
| 器件啟動期間 VCCI-GND < VVCCI_ON | H | H | L | L |
| 器件啟動期間 VCCI-GND < VVCCI_ON | L | L | L | L |
| 器件啟動后 VCCI-GND < VVCCI_OFF | H | L | L | L |
| 器件啟動后 VCCI-GND < VVCCI_OFF | L | H | L | L |
| 器件啟動后 VCCI-GND < VVCCI_OFF | H | H | L | L |
| 器件啟動后 VCCI-GND < VVCCI_OFF | L | L | L | L |
| 條件 | 輸入 | 輸出 | ||
|---|---|---|---|---|
| INA | INB | OUTA | OUTB | |
| 器件啟動期間 VDD-VSS < VVDD_ON | H | L | L | L |
| 器件啟動期間 VDD-VSS < VVDD_ON | L | H | L | L |
| 器件啟動期間 VDD-VSS < VVDD_ON | H | H | L | L |
| 器件啟動期間 VDD-VSS < VVDD_ON | L | L | L | L |
| 器件啟動后 VDD-VSS < VVDD_OFF | H | L | L | L |
| 器件啟動后 VDD-VSS < VVDD_OFF | L | H | L | L |
| 器件啟動后 VDD-VSS < VVDD_OFF | H | H | L | L |
| 器件啟動后 VDD-VSS < VVDD_OFF | L | L | L | L |