3kVRMS、隔離式直流/直流模塊" />
ZHCSSX2A August 2023 – September 2023 UCC14340-Q1
PRODUCTION DATA
UCC14340-Q1 集成隔離式電源解決方案可簡化系統設計并減少使用的電路板面積。請遵循這些指南進行正確的 PCB 布局,以便實現理想性能。為了實現熱性能良好的 PCB 設計,推薦在外部層上使用 2 盎司銅的至少 4 層 PCB 層堆疊。
圖 12-1 COUT2 和 COUT3 應放置在柵極驅動器 IC 旁邊,以實現出色的去耦和柵極驅動器開關性能
圖 12-2 反饋:
VEEA(引腳 35)應通過所有 PCB 層與 VEE 平面隔離,如下圖紅框所示。使用一個過孔直接連接到 FBVDD 和 FBVEE 低側電阻器和電容器(C15-16、R6-7),如 PCB 底部所示。
將反饋電阻器 (R4-7) 和 330pF 陶瓷電容器與低側電阻器 (R6-7) 并聯放置在 IC 附近,最好放置在 IC 的另一側(如 EVM 所示),或者放置在與 IC 靠近引腳 36 的同一層上。
頂層反饋電阻器應放置在低側電阻器旁邊,兩個電阻器之間具有較短的直接連接,并具有與 FBVDD 的單一連接。用于檢測穩壓軌 (VDD-VEE) 的頂部連接應進行布線并連接到柵極驅動器引腳附近的 VDD 偏置電容器遠程位置,以便獲得出色的精度和瞬態響應。
頂層反饋電阻器應放置在低側電阻器旁邊,兩個電阻器之間具有較短的直接連接,并具有與 FBVEE 的單一連接;而用于檢測穩壓軌 (COM-VEE) 的頂部連接應進行布線并連接到柵極驅動器引腳附近的 COM 偏置電容器遠程位置,以便獲得出色的精度和瞬態響應。
圖 12-3 散熱通孔:UCC14340-Q1 內部變壓器直接連接到引線框。因此,如以下步驟所述,為 PCB 設計提供足夠的空間和適當的散熱至關重要。
TI 建議通過多個通孔將 VIN、GNDP、VDD 和 VEE 引腳連接到內部接地平面或電源平面。或者,使連接到這些引腳的多邊形盡可能寬。
使用多個散熱過孔將 PCB 頂層 GNDP 銅連接到底部 GNDP 銅。如果可能,建議在外部頂部和底部 PCB 層上使用 2 盎司銅。
使用多個散熱過孔將 PCB 頂層 VEE 銅連接到底部 VEE 銅。如果可能,建議在外部頂部和底部 PCB 層上使用 2 盎司銅。
連接頂部和底部銅的散熱過孔也可以連接到內部銅層,以進一步改善散熱效果。
散熱過孔類似于下圖所示,但應在覆銅區允許的范圍內盡可能多地使用散熱過孔。UCC14141EVM-068 使用大約 220mil x 350mil 的散熱過孔陣列(GNDP 初級側 48 個散熱過孔,VEE 次級側 54 個散熱過孔)。散熱過孔直徑為 30mil,孔大小為 12mil。
圖 12-4
圖 12-5 如熱像圖中所示,對于過孔數量和散熱過孔陣列的尺寸,存在一個收益遞減點。對于 1.5W 的輸出功率,熱傳遞在 C12 和 C8 之外迅速減弱。U1 到 C12 的內部焊盤線的距離為 320mil。
圖 12-6 熱像圖爬電間隙:避免在 UCC14340-Q1 下連接銅線,以保持數據表中指明的完整爬電距離、間隙和基本電壓隔離額定值。在整個定義的隔離柵中,保持以紅色突出顯示的間隙寬度。基礎型隔離的排除間隙可以比增強型隔離要求 (8mm) 小 50%。使用 8mm 可提供額外的裕度。
圖 12-7 柵極驅動器電容器和反饋布線:
圖 12-8