ZHCSS25B November 2023 – July 2024 TPS548D26
PRODUCTION DATA
啟動序列包括三個連續周期。在第一個周期中,該器件進行初始化,包括構建內部 LDO 和基準、內部存儲器初始化、引腳配置 (strap) 檢測等。只要 VCC 引腳電壓高于 VCC_OK UVLO 上升閾值(典型值為 3.15V),初始化就會開始,不受 EN 引腳電壓選通。對于 TPS548D26 器件,該周期的時長約為 300μs。初始化完成后,只要 VCC 電壓保持在 VCC_OK 下降閾值以上,引腳配置 (strap) 檢測結果就會被鎖定。改變外部電阻值不會影響現有的引腳配置 (strap) 檢測結果,除非 IC 進行下電上電。
EN 引腳電壓超過 EN 高電平閾值(通常為 1.2V)后,該器件進入第二個周期,即上電延遲。經過 0.5ms 的上電延遲后激活控制環路和驅動器電路。
第三個周期是 VOUT 軟啟動。軟啟動斜坡(這是內部信號)在上電延遲后立即啟動。在輸出端沒有預偏置的情況下啟動時,內部基準從 0V 斜升到 0.6V,VOUT 從 0V 斜升到設置值(通過 FB 分壓器)。適當的軟啟動時間有助于避免輸出電容器充電產生的浪涌電流,并更大限度減少 VOUT 過沖。通過在引腳 29 SS 與 AGND 之間連接一個電阻,可以在 0.75ms、1.5ms、3ms 和 6ms 這 4 個選項中選擇軟啟動時間。表 6-1 列出了電阻值和相應的軟啟動時間。TI 建議使用容差為 ±1% 且典型溫度系數為 ±100ppm/°C 的電阻。
對于具有預偏置輸出的啟動,該器件可限制來自預偏置輸出電壓的放電電流,具體方法是,在第一個 PWM 脈沖導通高側 FET 之前,阻止低側 FET 強制將 SW 節點變為低電平。在基準電壓增加到超過反饋電壓(從預偏置輸出電壓分壓而來)之后,SW 脈沖開始。此操作可實現具有預偏置輸出的平穩啟動。
VOUT 達到調節值后,1ms 的 PG 延遲開始。然后,當 1ms PG 延遲到期時,轉換器會將 PG 引腳置為有效。
| SS 引腳至 AGND 電阻 (k?) | 軟啟動時間 (ms) | 內部補償 | VOUT OV、UV 故障響應 |
|---|---|---|---|
| 0 | 0.75 | Compensation1 | 閉鎖 |
| 1.50 | 1.5 | ||
| 2.49 | 3 | ||
| 3.48 | 6 | ||
| 4.53 | 0.75 | Compensation2 | |
| 5.76 | 1.5 | ||
| 7.32 | 3 | ||
| 8.87 | 6 | ||
| 10.5 | 0.75 | Compensation1 | 斷續 |
| 12.1 | 1.5 | ||
| 14.0 | 3 | ||
| 16.2 | 6 | ||
| 18.7 | 0.75 | Compensation2 | |
| 21.5 | 1.5 | ||
| 24.9 | 3 | ||
| 28.7 | 6 | ||
| 懸空 | 3 | Compensation1 | 閉鎖 |
TPS548D26 器件具有簡單的關斷序列。當 EN 引腳被拉低時,高側和低側 FET 驅動器都會立即關斷,并且輸出電壓放電壓擺率取決于外部負載。內部基準放電至零,為下一次軟啟動做好準備。