ZHCSS25B November 2023 – July 2024 TPS548D26
PRODUCTION DATA
PVIN UVLO 電路會監(jiān)測 PVIN 電平,并在 PVIN 電平不足時關(guān)斷開關(guān)。當(dāng) PVIN 引腳電壓低于 PVINUVLO 下降閾值電壓(通常為 2.30V)時,該器件會停止開關(guān)并對內(nèi)部 DAC 基準(zhǔn)放電。在 PVIN 電壓上升至超過 PVINUVLO 上升閾值電壓(通常為 2.55V)后,該器件便會重新執(zhí)行軟啟動并再次進(jìn)行開關(guān)。PVIN UVLO 是一種非鎖存保護(hù)機(jī)制。
當(dāng)使用內(nèi)部 VCC LDO 為 VCC 和 VDRV 引腳供電時,該 PVIN UVLO 不會將器件開關(guān)選通。當(dāng) PVIN 降至低于 VDRV UVLO 下降閾值電平與 LDO 壓降電壓之和時,VDRV UVLO 被觸發(fā),開關(guān)停止。當(dāng) PVIN 上升時,PVIN 電平必須升至高于 VDRV UVLO 上升閾值才能啟用開關(guān)。這意味著使用內(nèi)部 VCC LDO 不允許在超低 PVIN 條件下進(jìn)行功率轉(zhuǎn)換。
但是,VCC 和 VDRV 引腳上的外部 5V 輔助電源可以實現(xiàn)超低 PVIN 條件下的功率轉(zhuǎn)換。只要外部輔助電源保持在 5V 電平以同時滿足 VCC_OK UVLO 和 VDRV UVLO 的要求,該配置就允許在低至 2.7V 的超低 PVIN 條件下進(jìn)行功率轉(zhuǎn)換。