ZHCSQY4 November 2023 TPS546B24S
PRODUCTION DATA
就針對(duì)多相堆疊的 OC 故障、OT 故障和熱關(guān)斷的響應(yīng)而言,關(guān)斷響應(yīng)的優(yōu)先級(jí)最高,其次是重啟響應(yīng)。繼續(xù)運(yùn)行而不中斷的響應(yīng)具有最低優(yōu)先級(jí)。
當(dāng)多個(gè)故障快速連續(xù)發(fā)生時(shí),第一個(gè)故障的出現(xiàn)可能會(huì)掩蓋第二個(gè)故障。如果要檢測(cè)的第一個(gè)故障配置為繼續(xù)運(yùn)行而不中斷,而第二個(gè)故障配置為關(guān)斷和重啟,則第二個(gè)故障將關(guān)斷,但無(wú)法按編程的方式重啟。
| 故障或警告 | 編程 | 故障響應(yīng)設(shè)置 | FET 行為 | 在 tON_RISE 期間有效 | SMB_ALRT | 可屏蔽 | PGOOD 邏輯 |
|---|---|---|---|---|---|---|---|
| 內(nèi)部 OT 故障 | (4Fh) OT_FAULT_LIMIT | 關(guān)斷 | 兩個(gè) FET 均關(guān)斷 | 是 | 是 | 是 | 低電平 |
| 重啟 | 兩個(gè) FET 均關(guān)斷,重啟 | ||||||
| 忽略 | FET 仍由 PWM 控制 | 高電平 | |||||
| 內(nèi)部 OT 警告 | (51h) OT_WARN_LIMIT | 發(fā)生故障時(shí)關(guān)斷或重啟 | FET 仍由 PWM 控制 | 是 | 是 | 是 | 高電平 |
| 忽略故障 | |||||||
| TSD | 在內(nèi)部固定閾值 | 關(guān)斷 | 兩個(gè) FET 均關(guān)斷 | 是 | 是 | 是 | 低電平 |
| 重啟 | 兩個(gè) FET 均關(guān)斷,重啟 | ||||||
| 忽略 | FET 仍由 PWM 控制 | ||||||
| 高電平 | |||||||
| 低側(cè) OC 故障 | (46h) IOUT_OC_FAULT_LIMIT | 關(guān)斷 | 3 個(gè) PWM 計(jì)數(shù),然后兩個(gè) FET 均關(guān)斷 | 是 | 是 | 是 | 低電平 |
| 重啟 | 3 個(gè) PWM 計(jì)數(shù),然后兩個(gè) FET 均關(guān)斷,在 [DELAY]*tON_RISE 后重啟 | ||||||
| 忽略 | FET 仍由 PWM 控制 | 高電平 | |||||
| 低側(cè) OC 警告 | (4Ah) IOUT_OC_WARN_LIMIT | 發(fā)生故障時(shí)關(guān)斷或重啟 | FET 仍由 PWM 控制 | 是 | 是 | 是 | 高電平 |
| 忽略故障 | |||||||
| 負(fù) OC 故障(優(yōu)先級(jí)低于 OVF) | 不適用 | 啟用 | 關(guān)閉 LS FET | 是 | 是 | 是 | 低電平 |
| 禁用 | FET 仍由 PWM 控制 | 高電平 | |||||
| 高側(cè) OC 故障 | (46h) IOUT_OC_FAULT_LIMIT | 關(guān)斷 | 3 個(gè)周期的逐脈沖電流限制,然后兩個(gè) FET 均關(guān)斷 | 是 | 是 | 是 | 低電平 |
| 重啟 | 3 個(gè)周期的逐脈沖電流限制,然后兩個(gè) FET 均關(guān)斷,在 [DELAY]*tON_RISE 后重啟 | ||||||
| 忽略 | FET 仍由 PWM 控制 | 高電平 | |||||
| Vout OV 故障 | (40h) VOUT_OV_FAULT_LIMIT | 關(guān)斷 | LS FET 鎖存或開(kāi)啟,直到 VOUT 達(dá)到 200 mV/VOUT_SCALE_LOOP;HS FET 關(guān)斷 | 否 | 是 | 是 | 低電平 |
| 重啟 | LS FET 鎖存或開(kāi)啟,直到 VOUT 達(dá)到 200 mV/VOUT_SCALE_LOOP;HS FET 關(guān)斷,在 [DELAY] * tON_RISE 后重啟 | ||||||
| 忽略 | FET 仍由 PWM 控制 | 高電平 | |||||
| VOUT OVF 修復(fù) | (40h) VOUT_OV_FAULT_LIMIT | 關(guān)斷 | LS FET 鎖存或開(kāi)啟,直到 VOUT 達(dá)到 200 mV/VOUT_SCALE_LOOP;HS FET 關(guān)斷 | 是 | 是 | 是 | 低電平 |
| 重啟 | LS FET 鎖存或開(kāi)啟,直到 VOUT 達(dá)到 200 mV/VOUT_SCALE_LOOP;HS FET 關(guān)斷,在 [DELAY]*tON_RISE 后重啟 | ||||||
| 忽略 | FET 仍由 PWM 控制 | 高電平 | |||||
| Vout OV 警告 | (42h) VOUT_OV_WARN_LIMIT | 發(fā)生故障時(shí)關(guān)斷或重啟 | FET 仍由 PWM 控制 | 否 | 是 | 是 | 高電平 |
| 忽略故障 | |||||||
| Vout UV 故障 | (44h) VOUT_UV_FAULT_LIMIT | 關(guān)斷 | 兩個(gè) FET 均關(guān)斷 | 否 | 是 | 是 | 低電平 |
| 重啟 | 兩個(gè) FET 均關(guān)斷,在 [DELAY]*tON_RISE 后重啟 | ||||||
| 忽略 | FET 仍由 PWM 控制 | 高電平 | |||||
| Vout UV 警告 | (43h) VOUT_UV_WARN_LIMIT | 發(fā)生故障時(shí)關(guān)斷或重啟 | FET 仍由 PWM 控制 | 否 | 是 | 是 | 低電平 |
| 忽略故障 | |||||||
| tON MAX 故障 | (62h) TON_MAX_FAULT_LIMIT | 關(guān)斷 | 兩個(gè) FET 均關(guān)斷 | 是 | 是 | 是 | 低電平 |
| 重啟 | 兩個(gè) FET 均關(guān)斷,在 [DELAY]*tON_RISE 后重啟 | ||||||
| 忽略 | FET 仍由 PWM 控制 | 高電平 | |||||
| PVin UVLO | (35h) VIN_ON、(36h) VIN_OFF | 關(guān)斷 | 兩個(gè) FET 均關(guān)斷 | 是 | 是 | 是 | 低電平 |
| PVIN OV 故障 | (55h) VIN_OV_FAULT_LIMIT | 關(guān)斷 | 兩個(gè) FET 均關(guān)斷 | 是 | 是 | 是 | 低電平 |
| 重啟 | 兩個(gè) FET 均關(guān)斷,重啟 | ||||||
| 忽略 | FET 仍由 PWM 控制 | 高電平 | |||||
| BCX_fault | 不適用 | 不適用 | FET 仍由 PWM 控制 | 是 | 是 | 是 | 高電平 |
| Pin_Strap_NonConverge | 不適用 | VSEL | 兩個(gè) FET 均關(guān)斷,拉低 VSHARE | 否(在 tON_RISE 之前有效) | N | 不適用 | 低電平 |
| MSEL1 | |||||||
| MSEL2 | |||||||
| ADRSEL | |||||||
| SYNC_Fault | 不適用 | 環(huán)路控制器或獨(dú)立器件 | FET 仍由 PWM 控制 | 是 | N | 不適用 | 高電平 |
| 環(huán)路跟隨器器件 | 兩個(gè) FET 均關(guān)斷,拉低 VSHARE | ||||||
| 低電平 | |||||||
| SYNC_High/Low | 不適用 | 環(huán)路控制器或獨(dú)立器件 | FET 仍由 PWM 控制 | 是 | N | 不適用 | 高電平 |
| 環(huán)路跟隨器器件 | 兩個(gè) FET 均關(guān)斷,拉低 VSHARE | ||||||
| 低電平 |