ZHCSQE1A January 2024 – December 2024 TPS4810-Q1
PRODUCTION DATA
| 引腳 | 類型(1) | 說明 | |
|---|---|---|---|
| 名稱 | 編號 | ||
| EN/UVLO | 1 | I |
EN/UVLO 輸入。此引腳上的電壓高于 1.24V 即可實現(xiàn)正常運行。強制此引腳低于 0.3V 會關(guān)斷器件,從而將靜態(tài)電流降低至約 1.5μA。(可選)通過電阻分壓器連接到輸入電源以設(shè)置欠壓鎖定。 當(dāng) EN/UVLO 保持懸空時,100nA 的內(nèi)部下拉會將 EN/UVLO 拉至低電平并使器件保持關(guān)斷狀態(tài)。 |
|
INP2 |
2 | I |
用于外部充電 FET 控制的輸入信號。兼容 CMOS 的 GND 輸入基準(zhǔn)可設(shè)置 G2 引腳的狀態(tài)。 INP2 具有下拉至 GND 的 100nA 內(nèi)部弱下拉,可在 INP2 懸空時使 G2 拉至 SRC。 |
| INP1 |
3 |
I |
用于外部放電 FET 控制的輸入信號。對 GND 的 CMOS 兼容輸入基準(zhǔn),可設(shè)置 G1PD 和 G1PU 引腳的狀態(tài)。 INP1 具有下拉至 GND 的 100nA 內(nèi)部弱下拉,可在 INP1 懸空時使 G1PD 拉至 SRC。 |
| N.C |
4 |
— | 無連接。 |
| FLT |
5 |
O | 開漏故障輸出。在短路故障、電荷泵 UVLO、輸入 UVLO 和 SCP 比較器診斷期間,此引腳將置為低電平有效。如果不需要 FLT 功能,請將其連接到 GND。 |
| GND | 6 | G | 將 GND 連接到系統(tǒng)地。 |
| CS_SEL | 7 |
I |
電流檢測選擇輸入。將該引腳接地以激活高側(cè)電流檢測。將該引腳驅(qū)動至 >2V 以激活低側(cè)電流檢測。 CS_SEL 具有下拉至 GND 的 100nA 內(nèi)部弱下拉。 |
| ISCP | 8 | I |
短路檢測設(shè)置。ISCP 與 GND 之間的電阻器可以設(shè)置短路電流比較器閾值。 如果不需要短路保護功能,則將 CS+、CS- 和 VS 引腳連接在一起。此外,還要將 ISCP 和 TMR 引腳連接到 GND。 |
| TMR | 9 | I | 故障計時器輸入。TMR 引腳與 GND 之間的電容器可設(shè)置故障關(guān)斷時間。 將它保持開路可設(shè)置最快速度。將該引腳保持開路狀態(tài),以便做出最快響應(yīng)。如果不需要短路保護功能,則將 CS+、CS- 和 VS 引腳連接在一起。此外,還要將 ISCP 和 TMR 引腳連接到 GND。 |
| SCP_TEST | 10 | I |
內(nèi)部短路比較器 (SCP) 診斷輸入。 如果在 INP1 拉至高電平的情況下將 SCP_TEST 驅(qū)動為低電平至高電平,則會檢查內(nèi)部 SCP 比較器的運行情況。如果 SCP 比較器正常運行,則 FLT 變?yōu)榈碗娖剑?G1PD 被拉至 SRC。 如果不需要此功能,請將 SCP_TEST 引腳連接到 GND。 SCP_TEST 具有下拉至 GND 的 100nA 內(nèi)部弱下拉。 |
| G2 | 11 | O |
充電 FET 柵極驅(qū)動器輸出。其具有 1.69A 峰值拉電流和 2A 灌電流容量。如果未使用 G2 驅(qū)動器功能,請將 G2 引腳保持懸空狀態(tài)。 |
| BST | 12 | O | 高側(cè)自舉電源。必須在此引腳和 SRC 之間連接一個最小值超過外部 FET Qg(tot) 的外部電容器。 |
| SRC | 13 | O | 外部 FET 的源極連接。 |
| G1PD | 14 | O | 高電流柵極驅(qū)動器下拉。此引腳下拉至 SRC。為了實現(xiàn)最快的關(guān)斷,請將此引腳直接連接到外部高側(cè) MOSFET 的柵極。 |
| G1PU | 15 | O | 高電流柵極驅(qū)動器上拉。此引腳上拉至 BST。將此引腳連接到 G1PD 可獲得最大柵極驅(qū)動轉(zhuǎn)換速度。在此引腳和外部 MOSFET 的柵極之間可以連接一個電阻器來控制開通期間的浪涌電流。 |
| CS– | 17 | I | 電流檢測負(fù)輸入。 |
| CS+ | 18 | I | 電流檢測正輸入。 |
|
N.C |
19 | — | 無連接。 |
| VS | 20 | P | 控制器的電源引腳。 |