ZHCSQE1A January 2024 – December 2024 TPS4810-Q1
PRODUCTION DATA
在 CTMR 上連接一個約 100kΩ 的電阻,如圖 7-9 所示。使用此電阻可以在充電周期內(nèi)使 CTMR 上的電壓被鉗位到低于 V(TMR_SC) 的電平,從而產(chǎn)生閉鎖行為,同時將 FLT 置為低電平有效。
使用方程式 8 計算當(dāng) RTMR = 100kΩ 時 TMR 和 GND 之間要連接的 CTMR 電容。
其中,
ITMR 是 80μA 的內(nèi)部上拉電流。
tSC 是所需的短路響應(yīng)時間。
切換 INP1 或 EN/UVLO(低于 V(ENF)),或?qū)?VS 下電上電至低于 V(VS_PORF),以復(fù)位閉鎖狀態(tài)。在低邊沿上,計時器計數(shù)器復(fù)位且 CTMR 放電。當(dāng) INP1 上拉至高電平時,G1PU 上拉至 BST。