ZHCSM33D February 2022 – January 2025 TMP1826
PRODUCTION DATA
為了減少導線數,TMP1826 的總線供電模式是主要運行模式。器件的 VDD 引腳必須連接到 GND,器件的 SDQ 引腳必須通過上拉電阻連接到主機 GPIO。
要計算上拉電阻范圍,請將 VPUR、VOL(MAX)、VIH(MIN) 和 IPU(MIN) 的值代入方程式 2,其中 VPUR > 2.0V。
然后,可以根據通信速度和總線或電纜寄生電容來調整上拉電阻的實際值。
當激活 VDD 時,TMP1826 通過上拉電阻汲取電流,為其內部電容器充電。當內部電容器充電至上拉電壓時,主機可以開始通信。當主機將其 GPIO 置于高阻抗狀態時,總線空閑狀態為高電平,由上拉電阻維持此狀態。
當 SDQ 引腳為低電平時,TMP1826 使用存儲的電荷運行,并測量低電平周期以解碼主機發送的總線復位、邏輯高電平和邏輯低電平。同樣,當主機從 TMP1826 中讀取數據時,它會將總線的狀態從高電平變為低電平,并釋放總線。根據器件必須發送邏輯低電平還是邏輯高電平,器件應將總線保持在低電平或立即釋放總線。