ZHCSNY4A November 2021 – March 2022 THS4541-DIE
PRODUCTION DATA
THS4541-DIE 將內核差分 I/O、高增益模塊與輸出共模檢測相結合,該檢測與基準電壓進行比較,然后反饋到主放大器模塊以控制該基準的平均輸出。差分 I/O 模塊是典型的高開環增益級,主極點約為 900Hz。該電壓反饋結構在 850MHz(增益帶寬積)處投射一個單極點、單位增益 Aol。高速差分輸出包括一個內部平均電阻器網絡,用于檢測輸出共模電壓。該電壓由一個單獨的 Vcm 誤差放大器與 Vocm 引腳上的電壓進行比較。如果懸空,則該基準電壓為使用兩個 100kΩ 電阻器的器件總電源電壓的一半。該 Vcm 誤差放大器將校正信號傳輸到主放大器,以強制輸出平均電壓符合 Vocm 引腳上的目標電壓。該誤差放大器的帶寬與主差分 I/O 放大器的帶寬大致相同。
差分輸出是集電極輸出,用于獲取軌至軌輸出擺幅。這些輸出是阻抗相對較高的開環源;不過,通過使環路閉合,可以為負載驅動提供非常低的輸出阻抗。該低功率器件不提供輸出電流限制或熱關斷功能。差分輸入是 PNP 輸入,用于提供負電源軌輸入范圍。
要運行通過一個 Rf 將 OUT– 引腳連接到 IN+ 引腳,并通過一個具有相同值的 Rf 將 OUT+ 引腳連接到 IN– 引腳。通過附加電阻器將輸入引入到 IN+ 和 IN- 引腳。差分 I/O 運算放大器的工作原理類似于反相運算放大器結構,其中源必須驅動輸入電阻器,增益是反饋與輸入電阻器之比。