ZHCSYX2 September 2025 TCAN6062-Q1
ADVANCE INFORMATION
請(qǐng)參考 PDF 數(shù)據(jù)表獲取器件具體的封裝圖。
器件的數(shù)字邏輯輸入和輸出電平是相對(duì)于 VCC 的 CMOS 電平。對(duì)于 TCAN6062V-Q1,為了與具有 1.8V、2.5V、3.3V 或 5V 電源的 MCU 兼容,這些電平相對(duì)于 VIO。
| 器件模式 | 驅(qū)動(dòng)器/接收器模式(1) | TXD 輸入 | 總線輸出 | 驅(qū)動(dòng)的總線狀態(tài)(4) | |
|---|---|---|---|---|---|
| CANH | CANL | ||||
| 正常 | SIC 模式 | 低 | 高 | 低 | 顯性 |
| 高電平或開(kāi)路 | 高阻抗 | 高阻抗 | 偏置隱性 | ||
| FAST TX 模式 | PWM 低電平(2) | 高 | 低 | Level_0 | |
| PWM 高電平(2) | 低 | 高 | Level_1 | ||
| FAST RX 模式 | PWM(2) | 高阻抗 | 高阻抗 | 偏置隱性 | |
| 待機(jī) | X(3) | 高阻抗 | 高阻抗 | 偏置到地 | |
| 器件模式 | 驅(qū)動(dòng)器/接收器模式 | CAN 差分輸入 VID = VCANH – VCANL | 總線狀態(tài) | RXD 引腳 |
|---|---|---|---|---|
| 正常 | SIC 模式 | VID ≥ 0.9V | 顯性 | 低 |
| 0.5V < VID < 0.9V | 未定義 | 未定義 | ||
| VIT(OOB) < VID ≤ 0.5V | 隱性 | 高 | ||
| 開(kāi)路 (VID ≈ 0V) | 開(kāi)路 | |||
| VID ≤ VIT(OOB) | 越界(1) | 低 | ||
| FAST TX 模式或 FAST RX 模式 | VID ≥ 0.1V | Level_0 | 低 | |
| -0.1V < VID < 0.1V | 未定義 | 未定義 | ||
| 開(kāi)路 (VID ≈ 0V) | 開(kāi)路 | |||
| VID ≤ -0.1V | Level_1 | 高 | ||
| 待機(jī) | VID ≥ 1.15V | 顯性 | 高電平 如果發(fā)生遠(yuǎn)程喚醒事件,則為低電平 請(qǐng)參閱 圖 7-14 | |
| 0.4V < VID < 1.15V | 未定義 | |||
| VID ≤ 0.4V | 隱性 | |||
| 開(kāi)路 (VID ≈ 0V) | 開(kāi)路 | |||