ZHCSP02B November 2022 – May 2025 TCAL9538
PRODUCTION DATA
圖 4-1 PW (TSSOP) 封裝,16 引腳| 引腳 | 類型(1) | 說明 | |||
|---|---|---|---|---|---|
| 名稱 | TSSOP (PW) |
QFN (RSV) |
X2QFN (DTU) |
||
| A0 | 1 | 15 | A2 | I | 地址輸入。直接連接至 VCC 或接地 |
| A1 | 2 | 16 | B2 | I | 地址輸入。直接連接至 VCC 或接地 |
| GND | 8 | 6 | D2 | - | 接地 |
| INT | 13 | 11 | B4 | O | 中斷輸出。通過一個上拉電阻器連接到 VCC |
| P0 | 4 | 2 | B1 | I/O | P 端口輸入/輸出(推挽式設計結構)。上電時,P0 配置為輸入 |
| P1 | 5 | 3 | C2 | I/O | P 端口輸入/輸出(推挽式設計結構)。上電時,P1 配置為輸入 |
| P2 | 6 | 4 | C1 | I/O | P 端口輸入/輸出(推挽式設計結構)。上電時,P2 配置為輸入 |
| P3 | 7 | 5 | D1 | I/O | P 端口輸入/輸出(推挽式設計結構)。上電時,P3 配置為輸入 |
| P4 | 9 | 7 | D3 | I/O | P 端口輸入/輸出(推挽式設計結構)。上電時,P4 配置為輸入 |
| P5 | 10 | 8 | D4 | I/O | P 端口輸入/輸出(推挽式設計結構)。上電時,P5 配置為輸入 |
| P6 | 11 | 9 | C4 | I/O | P 端口輸入/輸出(推挽式設計結構)。上電時,P6 配置為輸入 |
| P7 | 12 | 10 | C3 | I/O | P 端口輸入/輸出(推挽式設計結構)。上電時,P7 配置為輸入 |
| RESET | 3 | 1 | A1 | I | 低電平有效復位輸入。如果未使用有源連接,則通過上拉電阻器連接到 VCC |
| SCL | 14 | 12 | A4 | I | 串行時鐘總線。通過上拉電阻器連接至 VCC |
| SDA | 15 | 13 | B3 | I/O | 串行數據總線。通過上拉電阻器連接至 VCC |
| VCC | 16 | 14 | A3 | - | 電源電壓 |