ZHCSYJ0AA April 1999 – October 2025 SN74LVC1G14
PRODUCTION DATA
請參考 PDF 數據表獲取器件具體的封裝圖。
標準 CMOS 輸入為高阻抗,通常建模為與輸入電容并聯的電阻器,如 電氣特性 中所示。最壞情況下的電阻是根據 絕對最大額定值 中給出的最大輸入電壓和 電氣特性 中給出的最大輸入漏電流,使用歐姆定律 (R = V ÷ I) 計算得出的。
施密特觸發輸入架構可提供由 電氣特性 中指定的磁滯,因而此器件能夠很好地耐受慢速或高噪聲輸入。雖然輸入的驅動速度可能比標準 CMOS 輸入慢得多,但仍建議正確端接未使用的輸入。慢速驅動輸入還會增加器件的動態電流消耗。