ZHCSHQ5A February 2018 – June 2018 OPT3101
PRODUCTION DATA.
| 23 | 22 | 21 | 20 | 19 | 18 | 17 | 16 |
| RESERVED | 0 | I2C_RW | I2C_EN | I2C_TRIG_REG | FRAME_VD_TRIG | RESERVED | |
| R/W - 0h | R/W - 0h | R/W - 1h | R/W - 0h | R/W - 0h | R/W - 1h | R/W - 0h | |
| 15 | 14 | 13 | 12 | 11 | 10 | 9 | 8 |
| RESERVED | ADDR_SLAVE_EEPROM | ||||||
| R/W - 0h | R/W - 1h | ||||||
| 7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
| ADDR_SLAVE_EEPROM | SWAP_READ_DATA | RESERVED | |||||
| R/W - 10h | R/W - 0h | R/W - 0h | |||||
| 位 | 字段 | 類型 | 復(fù)位 | 說明 |
|---|---|---|---|---|
| 23 | RESERVED | R/W | 0h | 始終讀取或?qū)懭?0h。 |
| 21:20 | I2C_RW | R/W | 1h | 為 I2C 主機(jī)操作選擇 R/W。
0:寫入 | 1:讀取 LSB:第一個(gè)事務(wù),MSB:第二個(gè)事務(wù) |
| 19 | I2C_EN | R/W | 0h | 啟用 I2C 主機(jī)。 |
| 18 | I2C_TRIG_REG | R/W | 0h | I2C 事務(wù)的觸發(fā)寄存器 |
| 17 | FRAME_VD_TRIG | R/W | 1h | 此位為 1 時(shí),每次開始采樣時(shí)都會觸發(fā) I2C 主機(jī)。否則將根據(jù) I2C_TRIG_REG 的設(shè)置進(jìn)行觸發(fā)。 |
| 16:9 | RESERVED | R/W | 0h | 始終讀取或?qū)懭?0h。 |
| 8:2 | ADDR_SLAVE_EEPROM | R/W | 50h | 外部 EEPROM I2C 從器件地址。 |
| 1 | SWAP_READ_DATA | R/W | 0h | 將此位設(shè)置為 1 可將 I2C 主機(jī)讀取的數(shù)據(jù)從 [7:0] 反轉(zhuǎn)為 [0:7]。 |
| 0 | RESERVED | R/W | 0h | 始終讀取或?qū)懭?0h。 |