ZHCSYV2A August 2025 – October 2025 LMK3H2104 , LMK3H2108
PRODUCTION DATA
輸出禁用時,OUTx_P/OUTx_N 可以設置為高電平/低電平、低電平/高電平、Hi-Z / Hi-Z 或低電平/低電平。每個輸出的禁用狀態都是獨立設置的。下表展示了不同輸出格式的輸出禁用狀態。
對于 AC-LVDS,必須選擇低電平/低電平。DC-LVDS 可以選擇任何禁用狀態。對于任一 LVDS 耦合,“低電平/低電平”不描述輸出時鐘行為,輸出時鐘行為改為高電平/低電平。
| 輸出格式 | 高/低 | 低電平/高電平 | Hi-Z/Hi-Z | 低電平/低電平 | ||||
|---|---|---|---|---|---|---|---|---|
| OUTx_P | OUTx_N | OUTx_P | OUTx_N | OUTx_P | OUTx_N | OUTx_P | OUTx_N | |
| LP-HCSL | 高 | 低 | 低 | 高 | 高阻態 | 高阻態 | 低 | 低 |
| DC-LVDS | 高 | 低 | 低 | 高 | 高阻態 | 高阻態 | 高 | 低 |
| AC-LVDS | 保留 | 保留 | 保留 | 高 | 低 | |||
| LVCMOS1 | 高 | 低 | 低 | 高 | 高阻態 | 高阻態 | 低 | 低 |
| LVCMOS2 | 高 | 低 | 低 | 高 | 高阻態 | 高阻態 | 低 | 低 |
| LVCMOSD | 高 | 低 | 低 | 高 | 高阻態 | 高阻態 | 低 | 低 |
| LVCMOSx2 | 高 | 低 | 低 | 高 | 高阻態 | 高阻態 | 低 | 低 |
LMK3H2104 的 REF_0 和 REF_1 可以禁用為低電平或 Hi-Z。