ZHCSYV2A August 2025 – October 2025 LMK3H2104 , LMK3H2108
PRODUCTION DATA
PWRGD 置為有效后,PWRGD/PWRDN# 引腳變為 PWRDN#(斷電,低電平有效)引腳。在隨后的高電平/低電平轉換中,器件進入或退出 PWRDN# 模式。有 3 種 PWRDN# 模式:
PWRDN# 置為有效時,器件通過加載所有動態 OTP 選擇引腳(包括 PWRDN# 引腳)選擇的 OTP 頁面進入斷電模式。在該“斷電模式 OTP 頁面”中,用戶可以對某些塊斷電,禁用輸出驅動器并決定輸出禁用狀態。
PWRDN# 置為無效時,器件通過加載所有動態 OTP 選擇引腳(包括 PWRDN# 引腳)選擇的 OTP 頁面退出斷電模式。
在此模式下,具有 PWRDN# 功能的 GPIO 引腳必須編程為正常極性。
無論 GPI/GPIO 極性設置如何,PWRDN# 功能始終為低電平有效。
在基于動態 OTP 選擇的斷電模式下,以下塊可通過 OTP 寄存器斷電。
| 器件型號 | 寄存器 | 說明 |
|---|---|---|
| LMK3H2108 或 LMK3H2104 | PDN | 對器件斷電。該寄存器的功能受 PIN_SAMPLE_DIS 和 OTP_AUTOLOAD_DIS 的影響 |
| LMK3H2108 或 LMK3H2104 | BAW_PD | 對 BAW 和 BAW 相關電路斷電 |
| LMK3H2108 或 LMK3H2104 | FOD_0_PD | 對 FOD_0 斷電。 |
| LMK3H2108 或 LMK3H2104 | FOD_1_PD | 將 FOD_1 斷電 |
| LMK3H2108 或 LMK3H2104 | IN0_PD | 將 IN0 斷電 |
| LMK3H2108 | IN1_PD | 將 IN1 斷電 |
| LMK3H2108 | IN2_PD | 將 IN2 斷電 |
為了盡可能減小未使用的輸出驅動器的功率,請設置 OUTx_DIS_STATE = 3 (Hi-Z/Hi-Z)。
除低功耗模式和復位模式外,還可通過以下寄存器實現更大的靈活性。
| 寄存器 | 說明 |
|---|---|
| PIN_RESAMPLE_DIS | 引腳重新采樣禁用。
|
| OTP_AUTOLOAD_DIS | OTP 自動加載禁用。默認情況下,當器件退出斷電模式(PWRDN# 引腳置為無效或者寫入 PDN 寄存器字段的 0x0)時,OTP 數據加載到器件寄存器中。但是,如果在退出斷電模式時 OTP_AUTOLOAD_DIS 的值為 0x1,則不會發生這種此數據傳輸。OTP_AUTOLOAD_DIS 寄存器字段對動態 OTP 頁面更改沒有影響。 |
| PIN_SAMPLE_DIS | OTP_AUTOLOAD_DIS | 切換 PWRDN# 時的器件行為 |
|---|---|---|
| 0x0 | 0x0 | 復位模式,完整。切換 PWRDN# 引腳相當于一次完整的下電上電。 |
| 0x0 | 0x1 | 復位模式,無 OTP 自動負載。切換 PWRDN# 引腳會使器件復位但寄存器值保留。 |
| 0x1 | 0x0 | 復位模式,無引腳重新采樣。從 OTP 重新加載寄存器,但不會對 REF_0/CTRL 引腳進行重新采樣,并且 LMK3H2104 的器件工作模式不變。 |
| 0x1 | 0x1 | 低功耗模式。不會對邏輯輸入引腳進行重新采樣并且沒有 OTP 內容加載到寄存器中。寄存器值不變。PWRDN# 置為有效時,輸出組斷電且輸出保持三態。 |