ZHCSYV2A August 2025 – October 2025 LMK3H2104 , LMK3H2108
PRODUCTION DATA
| 計(jì)時(shí)器 | 說明 |
|---|---|
| PWRGD 計(jì)時(shí)器 | PWRGD 計(jì)時(shí)器用于在上電時(shí)延遲對(duì) PWRGD 引腳的采樣。該計(jì)時(shí)器可用于 PWRGD 引腳連接到電源軌或控制器件的情況,因?yàn)槠骷?jīng)過一些時(shí)間才能穩(wěn)定。用戶必須確保在 PWRGD 計(jì)時(shí)器到期之前 PWRGD 輸入電平可以進(jìn)行采樣。 |
| 電源電平斜坡計(jì)時(shí)器 | 每個(gè) VDD 引腳的電壓電平在內(nèi)部解釋為 0b00 (VDDx <1.8V)、0b01 (VDDx = 1.8V)、0b10 (VDDx = 2.5V) 或 0b11 (VDD = 3.3V)。如果滿足以下條件之一,則檢測(cè)到 VDD 引腳保持穩(wěn)定:
電源電平斜坡計(jì)時(shí)器的值對(duì)于所有 VDD 引腳都是相同的,必須根據(jù)在 1.62V 至最終電壓范圍內(nèi)測(cè)量的最長(zhǎng)預(yù)期電源斜升時(shí)間進(jìn)行編程 |
| 全局電源檢測(cè)計(jì)時(shí)器 | 全局電源檢測(cè)計(jì)時(shí)器存在的目的是在未能檢測(cè)到 VDD 引腳保持穩(wěn)定的情況下,器件不會(huì)無限期等待并在計(jì)時(shí)器到期時(shí)仍然上電。此計(jì)時(shí)器可通過 OTP 寄存器啟用或禁用。
|
| 計(jì)時(shí)器 | 計(jì)時(shí)器起點(diǎn) | 分辨率 | 范圍 |
|---|---|---|---|
| PWRGD 計(jì)時(shí)器 | VDDA 和 VDDD 都達(dá)到 1.62V | 0.1ms | 0.1ms 到 25.6ms |
| 全局計(jì)時(shí)器 | VDDA 和 VDDD 都達(dá)到 1.62V | 0.1ms | 0.1ms 到 25.6ms |
| 單個(gè) VDDx 計(jì)時(shí)器 | VDDx 達(dá)到 1.62V | 0.1ms | 0.1ms 到 6.4ms |