ZHCSSY5 December 2024 LMK3C0105
PRODUCTION DATA
| 引腳 | 類型(1) | 說明 | |
|---|---|---|---|
| 名稱 | 編號 | ||
| OUTA、OUTB、OUTC、OUTD | 8、7、12、11 | O | LVCMOS 時鐘輸出。支持 1.8V/2.5V/3.3V LVCMOS。 |
| REF_CTRL (OUTE) | 15 | I/O | 多功能引腳。上電時,該引腳的狀態被鎖存以選擇引腳 2、引腳 3 和引腳 4 的功能。在上電之前,拉至低電平以啟用 I2C 模式,或者拉至高電平以啟用 OTP 模式。上電后,該引腳可以編程為額外的 LVCMOS 輸出 (OUTE)、高電平有效 CLK_READY 信號(默認)或禁用。 有關更多詳細信息,請參閱 REF_CTRL 運行。 該引腳具有 880kΩ 內部下拉電阻器。 |
| OE | 1 | I | 全局輸出啟用。低電平有效。兩態邏輯輸入引腳。 該引腳具有 75kΩ 內部下拉電阻器。 有關更多詳細信息,請參閱輸出啟用。
|
| I2C_ADDR | 2 | I | 該引腳處于 I2C 模式,可用于在上電時根據四個選項之一設置 I2C 地址。請參閱 I2C 模式以了解更多詳細信息。 該引腳具有 75kΩ 內部下拉電阻器。
|
| OTP_SEL0/SCL、OTP_SEL1/SDA | 3、4 | I, I/O | 多功能引腳。功能由 REF_CTRL(引腳 15)在上電時確定。有關詳細信息,請參閱 OTP 模式和 I2C 模式。
|
| VDD | 5、14、16 | P | 1.8V、2.5V 或 3.3V 器件電源。必須在盡可能靠近每個引腳的位置放置一個 0.1μF 電容器。 |
| VDDO_0 | 10 | P | 1.8V、2.5V 或 3.3V OUTA 和 OUTB 電源。如果 VDD 為 1.8V 或 2.5V,則 VDDO 引腳的電壓必須與 VDD 相同。必須盡可能靠近引腳放置一個 0.1μF 電容器。 |
| VDDO_1 | 13 | P | 1.8V、2.5V 或 3.3V OUTC 和 OUTD 電源。如果 VDD 為 1.8V 或 2.5V,則 VDDO 引腳的電壓必須與 VDD 相同。必須盡可能靠近引腳放置一個 0.1μF 電容器。 |
| NC | 6、9 | 不適用 | 無連接。引腳可以連接到 GND、VDD,或以其他方式連接到絕對最大額定值中規定的電源電壓范圍內的任何電位。 |
| DAP | 17 | G | GND |