ZHCST00A September 2023 – May 2024 LMG3522R050 , LMG3526R050
PRODUCTION DATA
| 引腳 | 類型(1) | 說明 | ||
|---|---|---|---|---|
| 名稱 | LMG3522R050 | LMG3526R050 | ||
| NC1 | 1、16 | 1、16 | — | 用于將 QFN 封裝固定到 PCB 上。引腳必須焊接至 PCB 著陸焊盤。PCB 著陸焊盤是非阻焊層限定焊盤,不得與 PCB 上的任何其他金屬進行物理連接。在內(nèi)部連接到 DRAIN。 |
| DRAIN | 2–15 | 2–15 | P | GaN FET 漏極。在內(nèi)部連接到 NC1。 |
| NC2 | 17、27、43、47、52 | 17、27、43、47、52 | — | 用于將 QFN 封裝固定到 PCB 上。引腳必須焊接至 PCB 著陸焊盤。PCB 著陸焊盤是非阻焊層限定焊盤,不得與 PCB 上的任何其他金屬進行物理連接。內(nèi)部連接至源級與散熱焊盤。 |
| 源級 | 18-26、28–39 | 18-26、28–39 | P | GaN FET 源極。內(nèi)部連接至 NC2 與散熱焊盤。 |
| VNEG | 40、41 | 40、41 | P | 內(nèi)部降壓/升壓轉(zhuǎn)換器負輸出。用作負電源,以便關斷耗盡模式 GaN FET。利用一個 2.2μF 電容器旁接至源級。 |
| BBSW | 42 | 42 | P | 內(nèi)部降壓/升壓轉(zhuǎn)換器開關管腳。在該點與源級之間連接一個電感器。 |
| VDD | 44 | 44 | P | 器件輸入電源。 |
| IN | 45 | 45 | I | 用于打開與關閉 FET 的 CMOS 兼容非反相輸入。 |
| FAULT | 46 | 46 | O | 故障條件下,置位為低電平的推挽式數(shù)字輸出。如需了解更多詳細信息,可參閱“故障檢測”部分。 |
| OC | 48 | — | O | 在過流與短路故障條件期間置位為低電平的推挽式數(shù)字輸出。如需了解更多詳細信息,可參閱“故障檢測”部分。 |
| ZVD | — | 48 | O | 能夠提供零電壓檢測信號的推挽式數(shù)字輸出,用以指示器件在電流開關周期中是否實現(xiàn)零電壓開關。如需了解更多詳細信息,可參閱“零電壓檢測(ZVD)”。 |
| TEMP | 49 | 49 | O | 提供有關 GaN FET 溫度信息的推挽式數(shù)字輸出。輸出一個固定的 9kHz 脈沖波形。對于器件溫度,編碼為波形的占空比。 |
| RDRV | 50 | 50 | I | 驅(qū)動強度選擇引腳。在此引腳和 SOURCE 之間連接一個電阻器,設置導通驅(qū)動強度以控制壓擺率。將該引腳連接至 SOURCE 能夠啟用 150V/ns,連接至 LDO5V,能夠啟用 100V/ns。 |
| LDO5V | 51 | 51 | P | 用于外部數(shù)字隔離器的 5V LDO 輸出。如果在外部使用,請在源級上連接一個 0.1μF 或更大的電容器。 |
| 散熱焊盤 | — | — | — | 散熱焊盤。內(nèi)部連接至源級與 NC2。 |