ZHCST00A September 2023 – May 2024 LMG3522R050 , LMG3526R050
PRODUCTION DATA
電源環路由半橋中的兩個器件與高壓母線電容組成,能夠在開關事件期間產生很高的 di/dt。通過最大限度減小該環路的電感,能夠降低振鈴與電磁干擾(EMI),以及降低器件上的電壓應力。
將功率器件盡可能靠近放置,以便最大限度減小電源環路電感。去耦電容器與兩個器件放置在一條直線上。它們可以靠近任何一個器件放置。在“布局示例”中,器件放置在底層,去耦電容器放置在頂層。PGND 位于頂層,HVBUS 位于頂層與第三層,開關節點位于頂層。它們通過通孔與底層的功率器件相連。為了保持散熱器與導體之間的間隙,應最大限度減小底層的走線面積。
對于電源環路電感,可根據漏源電壓開關波形的振鈴頻率 fring,利用以下公式估算:
其中,Cring 等于總線電壓下的 COSS(參閱 圖 5-8,了解典型值)加上來自電路板與負載電感器或變壓器的漏源寄生電容。
由于負載元件的寄生電容很難表征,因此建議捕捉不含負載元件的 VDS 開關波形,用以估算電源環路電感。通常,“布局示例”的電源環路電感約為 2.5nH。