ZHCSWL4 June 2024 LM5171
PRODUCTION DATA
UVLO 引腳用作控制器啟用或禁用引腳。要使用 UVLO 引腳對 HV 端口、LV 端口或 VCC 軌的欠壓鎖定控制進行編程,請參閱節 6.4.2 以了解詳情。
有兩個 UVLO 電壓閾值。從外部將引腳電壓拉至低于 1.25V 時,LM5171 處于關斷模式,此時所有柵極驅動器均處于關斷狀態,所有內部邏輯都會復位,且 IC 通過每個 HV 和 VCC 引腳消耗的電流小于 10μA。
當 UVLO 引腳電壓被拉至高于 1.5V 但低于 2.5V 時,LM5171 處于初始化模式,此時 LDODRV 引腳會導通以控制外部 MOSFET,使 VCC 電壓建立在 9.0V,VDD 建立在 5.0V、VREF 建立在 3.5V。DT/SD 引腳會被上拉至 1.2V,但只要 EN1、EN2 小于 1V 和/或 DIR1 和 DIR2 為無效信號,LM5171 的其余部分就會保持關斷狀態。
當 UVLO 引腳被拉至高于 2.5V(這是 UVLO 解除閾值和控制器啟用閾值)時,LM5171 振蕩器會被激活,SYNCO 引腳以振蕩器頻率提供相移時鐘,且 LM5171 準備好運行。SS/DEM1 和 SS/DEM2 以及 LO1、LO2、HO1 和 HO2 驅動器會在 EN1、EN2 和 DIR 輸入要求其運行前保持關斷狀態。